-
公开(公告)号:KR1020160110783A
公开(公告)日:2016-09-22
申请号:KR1020150034458
申请日:2015-03-12
Applicant: 서울시립대학교 산학협력단
CPC classification number: H03M1/1245 , H03M1/38 , H03M2201/2216 , H03M2201/721
Abstract: 본발명의일 실시형태에따른파이프라인아날로그-디지털변환기는, 제1 내지제N (N은 2 이상의정수) 아날로그-디지털변환스테이지들이직렬로연결되며, 아날로그입력신호를디지털출력신호로변환하는파이프라인아날로그-디지털변환기에있어서, 상기제1 아날로그-디지털변환스테이지는, 하나의연산증폭기및 복수의커패시터로샘플앤 홀드회로(Sample and Hold Amplifier, SHA)와멀티플라잉디지털-아날로그변환회로(Multiplying Digital-to-Analog Converter, MDAC)를제공하는샘플링회로를포함하고, 상기샘플링회로는, 상기아날로그입력신호를샘플링하는동안상기연산증폭기를리셋한다.
Abstract translation: 本发明涉及一种流水线模数转换器,更具体地说,涉及一种流水线模数转换器,其中第一至第N(N是等于或大于二的整数)模数转换级 串联连接,并将模拟输入信号转换为数字输出信号。 根据本发明的实施例,提供了一种管线模数转换器,其包括第一模数转换级,其包括提供采样和保持放大器(SHA)的采样电路和乘法数字 - 模拟转换器(MDAC)通过使用单个运算放大器和多个电容器,其中采样电路在对模拟输入信号采样期间复位运算放大器。
-
公开(公告)号:KR101662688B1
公开(公告)日:2016-10-06
申请号:KR1020150034458
申请日:2015-03-12
Applicant: 서울시립대학교 산학협력단
Abstract: 본발명의일 실시형태에따른파이프라인아날로그-디지털변환기는, 제1 내지제N (N은 2 이상의정수) 아날로그-디지털변환스테이지들이직렬로연결되며, 아날로그입력신호를디지털출력신호로변환하는파이프라인아날로그-디지털변환기에있어서, 제1 아날로그-디지털변환스테이지는, 하나의연산증폭기및 제1 및제2 커패시터로샘플앤 홀드회로(Sample and Hold Amplifier, SHA)와멀티플라잉디지털-아날로그변환회로(Multiplying Digital-to-Analog Converter, MDAC)를제공하는샘플링회로를포함하고, 샘플링회로는, 아날로그입력신호를샘플링하는동안연산증폭기의비반전입력단자를접지단자에연결하고, 연산증폭기의반전입력단자와출력단자를직접연결함으로써, 연산증폭기를리셋할수 있다.
-
公开(公告)号:KR101626078B1
公开(公告)日:2016-06-02
申请号:KR1020150028204
申请日:2015-02-27
Applicant: 서울시립대학교 산학협력단 , 주식회사 레커스
CPC classification number: H03M1/1245 , H03M1/002 , H03M1/1009 , H03M1/36 , H03M2201/2216
Abstract: 본발명의실시형태에따른알고리즘아날로그-디지털변환기는, 하나의연산증폭기및 복수의커패시터를포함하며, 아날로그입력신호를샘플링, 홀딩및 증폭하여아날로그샘플신호를출력하는샘플링회로와, 연산증폭기의출력신호를디지털신호로변환하는플래시아날로그-디지털변환회로와, 플래시아날로그-디지털변환회로가생성한디지털신호의에러를보정하는디지털에러보정회로를포함하며, 샘플링회로는, 아날로그입력신호를샘플링및 홀딩하는동안샘플앤 홀드회로로동작하며, 아날로그입력신호를증폭하는동안멀티플라잉디지털-아날로그변환회로로동작하며, 아날로그입력회로를샘플링하는동안연산증폭기를리셋한다.
Abstract translation: 本发明提供了一种降低功耗和电路面积的算法模拟数字转换器,同时实现了优异的性能。 根据本发明的一个实施例,算法模拟数字转换器包括:采样电路,包括一个运算放大器和多个电容器,采样,保持和放大模拟输入信号以输出模拟采样信号; 闪存模拟数字转换电路,将运算放大器的输出信号转换为数字信号; 以及数字纠错电路,其校正由闪存模拟数字转换电路产生的数字信号的误差。 采样电路在采样和保持模拟输入信号时作为采样和保持电路工作,同时放大模拟输入信号作为倍增数模转换电路,并在模拟输入采样时复位运算放大器 信号。
-
-