Abstract:
다중 센서 배열을 위한 전류 검출 장치가 개시된다. 전류입력부는 다중 센서로부터 입력된 복수의 전류 신호를 사전에 설정된 전류 거울 비에 따라 증폭시키고, 복수의 전류 신호가 입력되는 각각의 노드 전압을 고정한다. 전류변환부는 증폭된 각각의 전류 신호를 병렬로 연결된 복수의 피드백 저항 및 연산증폭기를 이용하여 증폭된 전압 신호로 변환한다. 디지털변환부는 전류변환부에 의해 변환된 각각의 증폭된 전압 신호를 디지털 값으로 변환한다. 전압인가부는 다중 센서, 전류입력부, 전류변환부 및 디지털변환부를 각각 구동시키기 위한 전압을 생성하여 인가한다. 본 발명에 따른 다중 센서 배열을 위한 전류 검출 장치에 의하면, 다수의 센서 배열에 대해서 저 전력, 소 면적을 가지는 구조로 다양한 물질을 검출하기 위한 다중 배열의 휴대용 센서시스템의 응용에 활용될 수 있다.
Abstract:
고정된 샘플링 주파수에 의해 주기적으로 동작하는 시스템에서 EMI를 저감시키기 위한 방법은, 센서로부터 수신한 아날로그 신호를 변환한 디지털 신호를 읽어오는(read) 단계; 상기 고정된 샘플링 주파수의 매 주기마다 변조되는 시간 지연(delay)을 소프트웨어적으로 발생시키는 단계; 상기 변조되는 시간 지연을 적용하여 디지털 신호 처리 알고리즘의 수행을 시작하는 단계; 및 상기 디지털 신호의 쓰기(write)를 통해 타 장치로 전송하는 단계를 포함한다. 이에 따라, 소프트웨어적으로 변조되는 시간 지연을 통해 EMI 스펙트럼을 분산시켜 EMI 레벨(level)을 낮출 수 있다.
Abstract:
PURPOSE: A current detecting apparatus for a multi sensor array is provided to detect various materials with a structure having a low power and a small area about multiple sensor arrays. CONSTITUTION: A detecting part(300) includes a current input part(310), a current transforming part(320), a digital converting part(330), and a voltage providing part(340). A current input part amplifies multiple current signals inputted from a multi sensor according to a previously set current mirror ratio and fixes each node voltage at which multiple current signals are inputted by a differential amplifier. A current transforming part converts each of amplified current signals into an amplified voltage signal by using a feedback resistance and an operational amplifier connected in parallel. A digital converting part converts each of amplified voltage signals converted by a current transforming part into a digital value. A voltage providing part generates and applies voltage for driving a multi sensor, a current input part, a current transforming part, and a digital converting part respectively. [Reference numerals] (310) Current input part; (320) Current converting part; (330) Digital converting part; (340) Voltage providing part
Abstract:
본 발명은 심리스(seamless)한 주파수 추적 제어 이중 루프 디지털 위상동기루프 회로 장치와 그 방법에 관한 것으로, 디지털 위상동기루프(Phase Locked Loop, PLL) 회로에 있어서, 입력 주파수 추적을 위한 거친 루프(Coarse Loop)와 미세 루프(Fine Loop)와, 입력 클록 신호의 롱-텀 지터(long-term jitter)에 대한 위상동기루프(PLL)의 지터 보상을 제어하기 위한 락(Lock) 제어부가 온-칩 형태로 이루어지며, 상기 락 제어부는 락 상태에서 락 범위를 벗어나는 주파수 변화에 대해 심리스(seamless)한 주파수 추적이 가능하도록 상기 거친 루프 코드 및 미세 루프 코드를 보정 및 제어함으로써, 위상동기루프(PLL)의 지터 특성을 향상시킬 수 있는 효과가 있다. 이중 루프, 디지털, 위상동기루프(PLL), 거친 루프, 미세 루프, 클록 발생기, 위상 주파수 검출기
Abstract:
PURPOSE: A seamless frequency trace control dual loop digital phase locked loop circuit device is provided to seamlessly maintain the locking by identically maintaining the summation between a fine loop and a coarse loop. CONSTITUTION: A phase frequency detector(100) detects the frequency and phase difference between a reference clock signal and a feedback clock signal. A lock detector(110) determines the operation of a coarse loop and a fine loop by detecting the lock-in state according to a control signal. A time/digital converter(120) outputs a fine loop control signal. A digital counter(130) outputs a coarse loop control signal. A clock generator(140) supplies a clock used for the digital counter. A D/A converter(150) outputs the control signal of a voltage controlled oscillator. The voltage controlled oscillator(160) generates a clock output of a digital phase locked loop. A programmable counter(170) outputs the feedback clock signal. A lock controller(180) outputs a specific control signal for controlling the coarse and fine loop.