다중 센서 배열을 위한 전류 검출 장치
    1.
    发明申请
    다중 센서 배열을 위한 전류 검출 장치 审中-公开
    用于多个传感器阵列的电流检测装置

    公开(公告)号:WO2013085111A1

    公开(公告)日:2013-06-13

    申请号:PCT/KR2012/001825

    申请日:2012-03-14

    Inventor: 위재경 신영산

    CPC classification number: G01R19/0092 G01R19/22

    Abstract: 다중 센서 배열을 위한 전류 검출 장치가 개시된다. 전류입력부는 다중 센서로부터 입력된 복수의 전류 신호를 사전에 설정된 전류 거울 비에 따라 증폭시키고, 복수의 전류 신호가 입력되는 각각의 노드 전압을 고정한다. 전류변환부는 증폭된 각각의 전류 신호를 병렬로 연결된 복수의 피드백 저항 및 연산증폭기를 이용하여 증폭된 전압 신호로 변환한다. 디지털변환부는 전류변환부에 의해 변환된 각각의 증폭된 전압 신호를 디지털 값으로 변환한다. 전압인가부는 다중 센서, 전류입력부, 전류변환부 및 디지털변환부를 각각 구동시키기 위한 전압을 생성하여 인가한다. 본 발명에 따른 다중 센서 배열을 위한 전류 검출 장치에 의하면, 다수의 센서 배열에 대해서 저 전력, 소 면적을 가지는 구조로 다양한 물질을 검출하기 위한 다중 배열의 휴대용 센서시스템의 응용에 활용될 수 있다.

    Abstract translation: 本发明涉及一种多传感器阵列的电流检测装置。 电流输入单元以预设的电流镜像比放大从多个传感器输入的多个电流信号,并固定输入多个电流信号的每个节点的电压。 电流转换器通过使用并联连接的多个反馈电阻器和运算放大器将放大的电流信号转换成放大的电压信号。 数字转换器将由电流转换器转换的每个放大的电压信号转换成数字值。 电压施加单元产生并施加电压以驱动多个传感器,电流输入单元,电流转换器和数字转换器。 根据本发明的用于多传感器阵列的电流检测装置可以用于使用便携式多阵列传感器系统通过使用具有低功率和小面积的结构来检测各种材料的应用中。

    고정된 샘플링 주파수에 의해 주기적으로 동작하는 시스템에서 EMI를 저감시키기 위한 방법, 이를 수행하기 위한 기록 매체 및 장치
    2.
    发明申请
    고정된 샘플링 주파수에 의해 주기적으로 동작하는 시스템에서 EMI를 저감시키기 위한 방법, 이를 수행하기 위한 기록 매체 및 장치 审中-公开
    减少以固定采样频率周期性工作的系统中的EMI的方法,记录介质和用于执行该方法的设备

    公开(公告)号:WO2018070575A1

    公开(公告)日:2018-04-19

    申请号:PCT/KR2016/011663

    申请日:2016-10-18

    Inventor: 이성수 신영산

    Abstract: 고정된 샘플링 주파수에 의해 주기적으로 동작하는 시스템에서 EMI를 저감시키기 위한 방법은, 센서로부터 수신한 아날로그 신호를 변환한 디지털 신호를 읽어오는(read) 단계; 상기 고정된 샘플링 주파수의 매 주기마다 변조되는 시간 지연(delay)을 소프트웨어적으로 발생시키는 단계; 상기 변조되는 시간 지연을 적용하여 디지털 신호 처리 알고리즘의 수행을 시작하는 단계; 및 상기 디지털 신호의 쓰기(write)를 통해 타 장치로 전송하는 단계를 포함한다. 이에 따라, 소프트웨어적으로 변조되는 시간 지연을 통해 EMI 스펙트럼을 분산시켜 EMI 레벨(level)을 낮출 수 있다.

    Abstract translation: 用于减少以固定采样频率周期性操作的系统中的EMI的方法包括:读取通过转换从传感器接收的模拟信号而获得的数字信号; 产生一个时间延迟,通过软件在固定采样频率的每个周期上进行调制; 通过应用调制的时间延迟来启动数字信号处理算法的执行; 并通过写操作将数字信号传输到另一个设备。 因此,通过软件调制时间延迟来分配EMI频谱,可以降低EMI。

    아크탄젠트 계산 방법, 이를 수행하기 위한 기록 매체 및 장치
    3.
    发明授权
    아크탄젠트 계산 방법, 이를 수행하기 위한 기록 매체 및 장치 有权
    反正切计算方法,记录介质和用于执行该方法的设备

    公开(公告)号:KR101806843B1

    公开(公告)日:2017-12-08

    申请号:KR1020160151671

    申请日:2016-11-15

    Inventor: 이성수 신영산

    CPC classification number: G06F17/10

    Abstract: 본발명에따른아크탄젠트계산방법은, 2축홀센서로부터생성되는 x축전압값및 y축전압값을수신하는단계; 상기 x축전압값및 상기 y축전압값을아날로그-디지털변환기(Analog-Digital Converter; ADC)를통해 x축값 및 y축값의디지털데이터로변환하는단계; 상기디지털데이터로변환된 x축값을기초로룩-업테이블(Look-Up Table; LUT)의주소값을간소화하는단계; 0도내지 90도를표현하는룩-업테이블로부터상기주소값에매핑되는각도를도출하는단계; 및상기 x축값 및상기 y축값의부호를기초로, 제1 사분면내지제4 사분면중 어느사분면인지결정하는단계를포함한다. 이에따라, 미리정의된구간에대해복잡한계산과정없이 LUT에서아크탄젠트를매핑함으로써, 매우작은사이즈의 LUT로도 0 내지 360도의아크탄젠트계산을할 수있다.

    Abstract translation: 根据本发明的反正切计算方法,该方法包括:从所述第二传感器产生chukhol接收所述x轴的电压值和y轴电压值; 转换成x轴值,并通过y轴值的数字数据;(ADC模拟数字转换器);数字转换器,以x轴电压值与模拟的y轴电压值 基于转换为数字数据的x轴值简化查找表(LUT)的地址值; 从表示0度到90度的查找表中导出映射到地址值的角度; 并根据x轴值和y轴值的符号确定第一至第四象限的象限。 Yiettara可以通过从LUT计算反正切的映射而不过程是复杂的,非常小的LUT还0到360度的反正切计算对于预定义的时间间隔的。

    다중 센서 배열을 위한 전류 검출 장치
    6.
    发明授权
    다중 센서 배열을 위한 전류 검출 장치 有权
    用于检测多传感器阵列电流的装置

    公开(公告)号:KR101236977B1

    公开(公告)日:2013-02-26

    申请号:KR1020110130860

    申请日:2011-12-08

    Inventor: 위재경 신영산

    CPC classification number: G01R19/0092 G01R19/22

    Abstract: PURPOSE: A current detecting apparatus for a multi sensor array is provided to detect various materials with a structure having a low power and a small area about multiple sensor arrays. CONSTITUTION: A detecting part(300) includes a current input part(310), a current transforming part(320), a digital converting part(330), and a voltage providing part(340). A current input part amplifies multiple current signals inputted from a multi sensor according to a previously set current mirror ratio and fixes each node voltage at which multiple current signals are inputted by a differential amplifier. A current transforming part converts each of amplified current signals into an amplified voltage signal by using a feedback resistance and an operational amplifier connected in parallel. A digital converting part converts each of amplified voltage signals converted by a current transforming part into a digital value. A voltage providing part generates and applies voltage for driving a multi sensor, a current input part, a current transforming part, and a digital converting part respectively. [Reference numerals] (310) Current input part; (320) Current converting part; (330) Digital converting part; (340) Voltage providing part

    Abstract translation: 目的:提供一种用于多传感器阵列的电流检测装置,用于检测具有低功率结构的各种材料和围绕多个传感器阵列的小面积。 构成:检测部(300)包括电流输入部(310),电流变换部(320),数字转换部(330)和电压提供部(340)。 电流输入部分根据预先设定的电流镜像比例放大从多个传感器输入的多个电流信号,并且对通过差分放大器输入多个电流信号的每个节点电压进行固定。 电流变换部分通过使用反馈电阻和并联连接的运算放大器将每个放大的电流信号转换成放大的电压信号。 数字转换部分将由电流变换部分转换的放大电压信号转换为数字值。 电压提供部分分别产生并施加用于驱动多传感器,电流输入部分,电流变换部分和数字转换部分的电压。 (参考号)(310)电流输入部; (320)电流转换部分; (330)数字转换部分; (340)电压提供部分

    심리스한 주파수 추적 제어 이중 루프 디지털 위상동기루프회로 장치와 그 방법

    公开(公告)号:KR101047727B1

    公开(公告)日:2011-07-08

    申请号:KR1020080124934

    申请日:2008-12-09

    Abstract: 본 발명은 심리스(seamless)한 주파수 추적 제어 이중 루프 디지털 위상동기루프 회로 장치와 그 방법에 관한 것으로, 디지털 위상동기루프(Phase Locked Loop, PLL) 회로에 있어서, 입력 주파수 추적을 위한 거친 루프(Coarse Loop)와 미세 루프(Fine Loop)와, 입력 클록 신호의 롱-텀 지터(long-term jitter)에 대한 위상동기루프(PLL)의 지터 보상을 제어하기 위한 락(Lock) 제어부가 온-칩 형태로 이루어지며, 상기 락 제어부는 락 상태에서 락 범위를 벗어나는 주파수 변화에 대해 심리스(seamless)한 주파수 추적이 가능하도록 상기 거친 루프 코드 및 미세 루프 코드를 보정 및 제어함으로써, 위상동기루프(PLL)의 지터 특성을 향상시킬 수 있는 효과가 있다.
    이중 루프, 디지털, 위상동기루프(PLL), 거친 루프, 미세 루프, 클록 발생기, 위상 주파수 검출기

    심리스한 주파수 추적 제어 이중 루프 디지털 위상동기루프회로 장치와 그 방법
    8.
    发明公开
    심리스한 주파수 추적 제어 이중 루프 디지털 위상동기루프회로 장치와 그 방법 有权
    无缝频率跟踪控制双环数字相位锁定环路电路及其方法

    公开(公告)号:KR1020100066235A

    公开(公告)日:2010-06-17

    申请号:KR1020080124934

    申请日:2008-12-09

    CPC classification number: H03L7/095 H03L7/07 H03L7/0805 H03L7/18 H03L2207/50

    Abstract: PURPOSE: A seamless frequency trace control dual loop digital phase locked loop circuit device is provided to seamlessly maintain the locking by identically maintaining the summation between a fine loop and a coarse loop. CONSTITUTION: A phase frequency detector(100) detects the frequency and phase difference between a reference clock signal and a feedback clock signal. A lock detector(110) determines the operation of a coarse loop and a fine loop by detecting the lock-in state according to a control signal. A time/digital converter(120) outputs a fine loop control signal. A digital counter(130) outputs a coarse loop control signal. A clock generator(140) supplies a clock used for the digital counter. A D/A converter(150) outputs the control signal of a voltage controlled oscillator. The voltage controlled oscillator(160) generates a clock output of a digital phase locked loop. A programmable counter(170) outputs the feedback clock signal. A lock controller(180) outputs a specific control signal for controlling the coarse and fine loop.

    Abstract translation: 目的:提供无缝频率跟踪控制双环数字锁相环电路器件,通过同样保持精细环路和粗环路之间的求和来无缝维护锁定。 构成:相位频率检测器(100)检测参考时钟信号和反馈时钟信号之间的频率和相位差。 锁定检测器(110)通过根据控制信号检测锁定状态来确定粗回路和精细回路的操作。 时间/数字转换器(120)输出微调环路控制信号。 数字计数器(130)输出粗回路控制信号。 时钟发生器(140)提供用于数字计数器的时钟。 D / A转换器(150)输出压控振荡器的控制信号。 压控振荡器(160)产生数字锁相环的时钟输出。 可编程计数器(170)输出反馈时钟信号。 锁定控制器(180)输出用于控制粗细和微循环的特定控制信号。

Patent Agency Ranking