-
公开(公告)号:KR1020090072053A
公开(公告)日:2009-07-02
申请号:KR1020070140028
申请日:2007-12-28
Applicant: 연세대학교 산학협력단
IPC: H03M3/02
CPC classification number: H03M3/392 , H03M3/32 , H03M2201/62 , H03M2201/71
Abstract: A time-interleaved sigma-delta modulator using a single amplifier architecture is provided to implement the modulator with a high dynamic range by increasing an effective sampling frequency. A combiner(210) amplifies and adds a signal inputted from the outside, a fed back signal after quantization, and the fed back signal without the quantization. One or more integrating units delays the signal outputted from the combiner as much as the predetermined clock and multiplies the delayed signal by a constant coefficient. The integrating unit adds the inputted value to the signal and provides the added signal as the fed back signal without quantization to the combiner. A quantizer(220) quantizes the signal outputted from the combiner. A clock delay unit(225) delays the signal outputted from the quantizer and provides the delayed signal as the fed back signal after quantization.
Abstract translation: 提供了使用单放大器架构的时间交错式Σ-Δ调制器,以通过增加有效采样频率来实现具有高动态范围的调制器。 组合器(210)将从外部输入的信号,量化后的反馈信号和反馈信号放大并相加而不进行量化。 一个或多个积分单元将从组合器输出的信号延迟到预定时钟,并将延迟的信号乘以恒定系数。 积分单元将输入的值添加到信号中,并将相加的信号作为反馈信号提供给组合器而不进行量化。 量化器(220)量化从组合器输出的信号。 时钟延迟单元(225)延迟从量化器输出的信号,并且在量化之后提供延迟的信号作为反馈信号。
-
公开(公告)号:KR101906226B1
公开(公告)日:2018-10-11
申请号:KR1020110142279
申请日:2011-12-26
Applicant: 삼성전자주식회사 , 연세대학교 산학협력단
IPC: H04N5/369 , H03M3/00 , H03M1/12 , H01L27/146
CPC classification number: H04N5/3698 , H03M3/324 , H03M3/368 , H03M3/43 , H03M3/452 , H04N5/374 , H04N5/378
Abstract: 이미지센서는델타-시그마아날로그-디지털변환기및 전압조절회로를포함한다. 델타-시그마아날로그-디지털변환기는유닛픽셀로부터출력된아날로그신호에대한델타-시그마변조를수행하는델타-시그마변조기를구비하며아날로그신호를디지털신호로변환한다. 전압조절회로는델타-시그마변조기에포함되는적어도하나의인버터와동일한구조의레플리카인버터를구비하고레플리카인버터에흐르는전류에기초하여상기적어도하나의인버터에제공되는공급전원과입력전압을조절한다.
-
公开(公告)号:KR100933280B1
公开(公告)日:2009-12-22
申请号:KR1020070140028
申请日:2007-12-28
Applicant: 연세대학교 산학협력단
IPC: H03M3/02
Abstract: 본 발명은 단일 증폭기 아키텍처를 이용하여 스테이지마다 증폭기 하나로 기존 전달함수를 유지하게 하는 타임 인터리브 시그마-델타 변조기에 관한 것이다. 본 발명은 시그마-델타 변조기에 있어서, 외부에서 입력되는 신호, 양자화된 후 피드백되는 신호 및 양자화 없이 피드백되는 신호들을 가산한 신호를 합산 증폭하는 합산부; 합산부가 출력한 신호를 일정 클럭만큼 지연시키고, 일정 계수만큼 곱셈하며, 입력되는 값을 가산하여 합산부에 양자화 없이 피드백되는 신호로써 제공하는 하나 이상의 적분부; 합산부가 출력한 신호를 양자화시키는 양자화부; 및 양자화부가 출력한 신호를 지연시켜 양자화된 후 피드백되는 신호로써 제공하는 클럭 지연부를 포함하는 것을 특징으로 하는 타임 인터리브 시그마-델타 변조기를 제공한다. 본 발명에 의하면, 유효 샘플링 주파수를 높여서 높은 동적 범위의 변조기를 구현할 수 있으면서도 부피는 대폭 감소되며, 저전력 설계구현이 가능하게 된다.
시그마-델타 변조기(Sigma-delta modulator), 타임 인터리브(Time-interleaved), A/D 컨버터, 로우패스(Low-pass), 밴드패스(Band-pass), 단일 증폭기 아키텍처(Single amplifier architecture)Abstract translation: 提供使用单个放大器架构的时间交织Σ-Δ调制器以通过增加有效采样频率来实现具有高动态范围的调制器。 组合器(210)将从外部输入的信号,量化后的反馈信号和没有量化的反馈信号放大并相加。 一个或多个积分单元将从组合器输出的信号延迟与预定时钟一样多,并将延迟的信号乘以常数系数。 积分单元将输入值加到信号上,并将加入的信号作为没有量化的反馈信号提供给组合器。 量化器(220)量化组合器输出的信号。 时钟延迟单元(225)延迟从量化器输出的信号,并且在量化之后提供延迟的信号作为反馈信号。
-
公开(公告)号:KR1020130074286A
公开(公告)日:2013-07-04
申请号:KR1020110142279
申请日:2011-12-26
Applicant: 삼성전자주식회사 , 연세대학교 산학협력단
IPC: H04N5/369 , H03M3/00 , H03M1/12 , H01L27/146
CPC classification number: H04N5/3698 , H03M3/324 , H03M3/368 , H03M3/43 , H03M3/452 , H04N5/374 , H04N5/378
Abstract: PURPOSE: An image sensor and an image processing system having the same are provided to regulate a supplied power and an input voltage with a voltage regulating circuit having a replica inverter of which the structure is identical to the structures of inverters in the delta-sigma modulator of a delta-sigma analog-digital converter. CONSTITUTION: An image sensor includes delta-sigma analog-digital converters (510-5n0) and a voltage regulating circuit (100). The delta-sigma analog-digital converter has a delta-sigma modulator implementing a delta-sigma modulation on an analog signal from a unit pixel, and converts the analog signal into a digital signal. The voltage regulating circuit has a replica inverter of which the structure is identical to the structure of at least one inverter in the delta-sigma modulator, and regulates a power and an input voltage supplied to the at least one inverter based on an electric current flowing in the replica inverter.
Abstract translation: 目的:提供一种具有该图像传感器和图像处理系统的图像处理系统,用于通过具有复制反相器的电压调节电路来调节所提供的功率和输入电压,该复制反相器的结构与Δ-Σ调制器中的反相器的结构相同 的Δ-Σ模拟数字转换器。 构成:图像传感器包括Δ-Σ模拟数字转换器(510-5n0)和电压调节电路(100)。 Δ-Σ模拟数字转换器具有Δ-Σ调制器,对来自单位像素的模拟信号实现Δ-Σ调制,并将模拟信号转换为数字信号。 电压调节电路具有复制反相器,其结构与Δ-Σ调制器中的至少一个反相器的结构相同,并且基于电流流动来调节提供给至少一个逆变器的功率和输入电压 在复制逆变器中。
-
-
-