데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법
    1.
    发明授权
    데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법 有权
    处理器系统具有数据过滤器缓存和修改的受害者缓存及其驱动方法

    公开(公告)号:KR101163023B1

    公开(公告)日:2012-07-09

    申请号:KR1020100124431

    申请日:2010-12-07

    Inventor: 김철홍 강승구

    CPC classification number: Y02D10/13 Y02D10/14 Y02D10/151

    Abstract: 본 발명은 프로세서 시스템 및 그 구동방법에 관한 것으로, 보다 구체적으로는 L0 계층에 데이터 필터 캐시 및 수정된 희생 캐시를 구비하여 우선적으로 데이터를 인출하고, L1 계층의 L1 캐시에서 데이터 인출시 상기 데이터 필터 캐시로 인출되는 데이터를 할당하고, L2 통합 캐시에서 데이터 인출시, 상기 L1 캐시 및 상기 데이터 필터 캐시에 데이터를 할당하는 동시에 상기 L1 캐시에서 쫓겨나는 데이터를 상기 수정된 희생 캐시에 할당함으로써, L0 계층의 직접 사상 캐시에서 충돌 미스에 의한 성능 감소를 줄이는 동시에, L1 데이터 캐시로 접근을 감소시켜 에너지 소비를 절감할 수 있는 데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법에 관한 것이다.

    데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법
    2.
    发明公开
    데이터 필터 캐시 및 수정된 희생 캐시를 구비한 프로세서 시스템 및 그 구동방법 有权
    具有数据过滤器缓存的处理器系统和改进的VICTIM缓存及其驱动方法

    公开(公告)号:KR1020120063312A

    公开(公告)日:2012-06-15

    申请号:KR1020100124431

    申请日:2010-12-07

    Inventor: 김철홍 강승구

    CPC classification number: Y02D10/13 Y02D10/14 Y02D10/151 G06F12/0897

    Abstract: PURPOSE: A processor system and an operating method thereof having a data filter cache are provided to minimize power consumption by reducing the number of times accessing a processor core to an L1 cache. CONSTITUTION: A data filter cache(120) extracts data according to a data request of a processor core(110). The data filter cache allocates data to the processor core. A sacrifice cache(130) is included in the same layer as the data filter cache and stores data which is deleted from an L1 cache.

    Abstract translation: 目的:提供具有数据过滤器高速缓存的处理器系统及其操作方法,以通过减少访问处理器核到L1高速缓存的次数来最小化功耗。 构成:数据过滤器高速缓存(120)根据处理器核心(110)的数据请求提取数据。 数据过滤器高速缓存将数据分配给处理器核心。 牺牲缓存(130)被包括在与数据过滤器高速缓存相同的层中,并存储从L1高速缓存中删除的数据。

    예상 실행 시간 정보를 이용하여 작업을 분배하는 이종 멀티코어 프로세서 시스템의 작업 분배 방법 및 그 방법을 이용하는 이종 멀티코어 프로세서 시스템
    3.
    发明公开

    公开(公告)号:KR1020140006351A

    公开(公告)日:2014-01-16

    申请号:KR1020120072790

    申请日:2012-07-04

    CPC classification number: G06F9/5038

    Abstract: The present invention relates to a task distributing method of a heterogeneous multi core processor system distributing tasks and a heterogeneous multi core process system using a method thereof. More particularly, the present invention relates to the task distributing method of the heterogeneous multi core processor system distributing the tasks by using estimated execution time information and the heterogeneous multi core process system using the method thereof capable of enhancing task processing performance and energy efficiency by distributing the tasks by using the estimated execution time information as a result of adding remaining execution time of the task being currently executed by each processor and the estimated execution time of a task to be distributed.

    Abstract translation: 本发明涉及使用其方法的异构多核处理器系统分配任务的任务分发方法和异构多核处理系统。 更具体地说,本发明涉及通过使用估计的执行时间信息来分配任务的异构多核心处理器系统的任务分配方法和使用其能够通过分发来增强任务处理性能和能量效率的方法的异构多核处理系统 通过使用估计执行时间信息作为每个处理器当前执行的任务的剩余执行时间和要分发的任务的估计执行时间的结果来执行任务。

Patent Agency Ranking