-
公开(公告)号:WO2021033855A1
公开(公告)日:2021-02-25
申请号:PCT/KR2020/001247
申请日:2020-01-28
Applicant: 전북대학교산학협력단
IPC: G06N3/063
Abstract: 본 발명은 뉴런회로로부터 시냅스회로로 정보 전달 시 전류 신호를 사용하며, 가중치부호비트에 따라 출력전류를 증가 또는 감소시키되, 가감되는 전류의 크기가 가중치크기비트에 의해 결정되는 아날로그 뉴런-시냅스 회로에 관한 것이다. 본 발명은 뉴런 회로에서 시냅스 회로로 전달되는 신호를 전류로 전송함으로서, 신호 손실을 최소화하며, 소자 간 부정합에 강인한 회로를 구성할 수 있는 효과가 있다.
-
公开(公告)号:KR101894664B1
公开(公告)日:2018-10-04
申请号:KR1020170055300
申请日:2017-04-28
Applicant: 전북대학교산학협력단
CPC classification number: H03F3/45744 , H03F1/223 , H03F2203/45614
Abstract: 본발명은입력신호가입력되는한 쌍의입력트랜지스터의소스-바디전압을제어함에따른문턱전압을보정하여오프셋전압을상쇄할수 있는 CMOS차동증폭기에관한것이다. 본발명은입력신호가입력되는차동한 쌍의입력트랜지스터의바디-소스간의전압을전류원을통해제어하여각 입력트랜지스터의문턱전압을보정함으로써, 차동증폭기의오프셋전압을상쇄시킬수 있는효과가있다.
-
公开(公告)号:KR1020090076002A
公开(公告)日:2009-07-13
申请号:KR1020080001697
申请日:2008-01-07
Applicant: 전북대학교산학협력단
CPC classification number: H03L7/0895 , H02M3/07 , H03L7/0898 , H03L7/093
Abstract: A method for reducing current mismatch of a charge pump circuit is provided to compensate a current by changing a bias current in contradiction to the output current by using a source follower. An output voltage is transmitted to a bias voltage by using a source follower. If an output voltage rises, the output current is increased by increasing the voltage between the drain and the source of an NMOS. The change of the output voltage is transmitted to the drain voltage of the PMOS. A down current is increased by the channel length modulation if the output voltage rises. If the output voltage falls, the down current is decreased and the bias current is increased. The voltage between the drain and the source of the PMOS is decreased and the bias current is decreased. A constant current flows by offsetting the change of the current and the change of the bias current.
Abstract translation: 提供一种用于减少电荷泵电路的电流失配的方法,以通过使用源极跟随器改变与输出电流相矛盾的偏置电流来补偿电流。 通过使用源极跟随器将输出电压传输到偏置电压。 如果输出电压上升,则通过增加NMOS的漏极和源极之间的电压来增加输出电流。 输出电压的变化传输到PMOS的漏极电压。 如果输出电压升高,则下降电流会增加通道长度调制。 如果输出电压下降,则降低电流并增加偏置电流。 PMOS的漏极和源极之间的电压降低,偏置电流降低。 通过抵消电流的变化和偏置电流的变化来流动恒定电流。
-
公开(公告)号:KR101007664B1
公开(公告)日:2011-01-13
申请号:KR1020080001697
申请日:2008-01-07
Applicant: 전북대학교산학협력단
Abstract: 본 발명은 위상 고정 루프(PLL)에 쓰이는 전하 펌프(charge pump) 회로의 전류 정합 특성을 개선하는 방법이다. 전하 펌프의 전류 정합 특성이란 루프가 lock이 되어 up 신호와 down 신호가 동시에 켜졌을 때, up 전류와 down 전류의 양이 얼마나 잘 일치하는지를 말한다. 실제 회로에서는 전압 제어 발진기(VCO)의 모든 입력 전압 범위에서 전류 매칭을 이루기는 어렵게 된다.
여기에서는 전하 펌프의 전류 정합을 위한 새로운 방법이 제안된다. 우선 전하 펌프의 출력 전압의 변화를 source follower를 이용하여 바이어스 전류원으로 전달하게 된다. 출력 전압의 변화에 따른 출력 전류의 변화를 상쇄하기 위하여 전류원의 전류량을 변화시킴으로써 보상을 시켜주게 된다. 이러한 방법을 다양한 전하 펌프 회로에 적용함으로써 전류 정합 특성을 효과적으로 개선시킬 수 있게 된다.
위상 고정 루프, 전하 펌프, 전류 정합, 전류 부정합
-
-
-