Abstract:
본 발명은 MDAC가 커패시터의 위치가 고정되는 구조와 매 클락 주기마다 커패시터의 위치가 교환되는 구조를 선택할 수 있는 1.5 bit/stage MDAC (Multiplying Digital and Analog Converter)를 적용하여 MDAC 내의 커패시터간 부정합으로 인해 발생되는 부정합 오차를 추출하고, 이후에 발생되는 디지털 출력 값에 부정합 오차를 디지털 연산 처리하여, 디지털 출력에 내포된 오차를 디지털 연산을 통해 보정하는 알고리즈믹 아날로그/디지털 변환기의 커패시터간 부정합 오차 보정 방법 및 그 장치를 개시함에 의해 알고리즈믹 아날로그/디지털 변환기가 고해상도를 지원하며, 빠른 속도로 아날로그/디지털 변환을 처리할 수 있도록 하는 것이다.
Abstract:
PURPOSE: A mismatch correction completion method between a capacitor of an algorithmic analog to digital converter and a device thereof are provided to obtain the high definition between the capacitor by independently correcting the mismatch error. CONSTITUTION: A SHA(10) amplifies, samples, holds an inputted analog signal. A flash ADC(30) converts the analog signal into a digital signal. A MDAC(50) converts the digital signal to the analog signal by changing the location of the capacitor according to a control signal. A digital correction(70) corrects the error of the digital signal. The digital correction corrects the mismatch error in the digital output value between capacitor by being calculated the mismatch error digital.