Abstract:
본 발명의 일 실시예는 사용자의 두부에 배치되는 제1 바디부와, 상기 제1 바디부에 연결되며 뇌신경신호를 측정하는 제1 센서를 포함하는 센서부와, 상기 제1 바디부에 연결되며 제공되는 뇌자극신호에 따라 뇌신경 치료자극을 뇌로 인가하는 자극부를 구비하는 제1 유닛 및 상기 제1 유닛과 전기적으로 연결되며, 사용자의 두부가 아닌 다른 신체에 배치되는 제2 바디부와, 상기 제2 바디부에 배치되며 상기 제1 유닛으로 전원을 공급하는 배터리부와, 외부 장치와 무선통신하기 위한 통신부를 구비하는 제2 유닛을 포함하는, 뇌전증 측정기기를 제공한다.
Abstract:
슬라이딩 윈도우 방식을 이용한 터보 디코딩 방법은 (a) 입력받은 프레임 내에 포함된 복수의 비트들과 제1 외부 정보(Extrinsic information)를 기초로 생성된 브랜치 메트릭(Branch Metric)을 포워드 방향(forward direction)으로 계산하여 포워드 메트릭(forward metric)을 생성하는 단계, (b) 상기 브랜치 메트릭을 백워드 방향(backward direction)으로 계산하여 백워드 메트릭(backward metric)을 생성하는 단계, (c) 상기 백워드 메트릭을 인코딩하여 상기 인코딩된 백워드 메트릭을 상기 메모리에 저장하는 단계 및 (d) 상기 브랜치 메트릭, 상기 포워드 메트릭, 이전에 저장된 백워드 메트릭을 기초로 LLR(Log-likelihood Ratio) 및 제2 외부 정보를 계산하는 단계를 포함한다. 따라서 터보 디코딩 방법은 슬라이딩 윈도우 방식에서 메모리 크기를 줄일 수 있다. 터보 디코딩 방법, 터보 디코더, 슬라이딩 윈도우
Abstract:
An interleaved address generator using a convolutional turbo code, and a method thereof are provided to reduce a chip size and power consumption by implementing a calculation with an adder, a subtracter and a multiplexer without using a divider. An interleaved address generator includes an initial value register(50), an accumulation unit(100), and a first selector(600). The initial value register stores and outputs a first interleaving constant and second to fourth accumulator initial values which are calculated based on first to fourth interleaving constants and the frame length of input data. The first to fourth interleaving constants have a different value based on the frame length of input data. The accumulation unit receives the first interleaving constant and the second to fourth accumulator initial values. The accumulation unit has the first to fourth accumulators of the same shape which output each of the first to fourth interleaved addresses according to the frame length. The first selector selects and outputs one of the first to fourth interleaved addresses according to a lower 2-bit of the input data.
Abstract:
A turbo decoding method using a sliding window scheme and a turbo decoder for performing the same are provided to reduce power consumption by reducing a size of data stored in a memory. A turbo decoder for performing a turbo decoding method using a sliding window scheme includes a branch metric unit(310), a forward metric unit(320), a backward metric unit(330), and an LLR(Logic-Likelihood Ratio) unit(340). The branch metric unit generates a branch metric based on a first extrinsic information and a plurality of bits which are included in a received frame. The forward metric unit calculates the generated branch metric to a forward direction and generates a forward metric. The backward metric unit calculates the generated branch metric to a backward direction and generates the forward metric. The backward metric unit encodes the backward metric and stores the encoded backward metric in the memory. The LLR unit calculates the LLR and second extrinsic information based on the branch metric, the forward metric, the pre-stored backward metric.
Abstract:
본 발명은 금속소재의 연속적인 신선가공과 전단가공을 위한 릴러형 하이브리드 강소성 가공기를 개시한다. 본 발명은 프레임, 서플라이 릴러, 테이크업 릴러, 다이스와 압연기로 구성되어 있다. 서플라이 릴러는 롤로 감겨져 있는 금속소재를 풀어내어 공급하도록 프레임에 설치되어 있다. 테이크업 릴러는 서플라이 릴러로부터 풀려나는 금속소재를 감아주도록 서플라이 릴러와 간격을 두고 프레임에 설치되어 있다. 다이스는 서플라이 릴러와 테이크업 릴러 사이에 설치되어 있고, 금속소재를 도입하기 위한 입구, 금속소재를 배출하기 위한 출구, 입구와 출구를 연결하는 채널을 가지며, 채널은 금속소재의 전단신선가공을 위하여 교차각을 갖는다. 압연기는 금속소재의 압연을 위하여 입구에 근접되도록 설치되어 있다. 또한, 금속소재의 신선가공을 위하여 다이스 대신에 신선 다이스가 서플라이 릴러와 테이크업 릴러 사이에 설치될 수 있다. 본 발명에 의하면, 금속소재의 전단신선가공과 신선가공을 병행하여 실시할 수 있으므로, 금속소재의 가공 형태에 따라 유연하게 대처하여 생산할 수 있는 유연생산시스템을 효율적으로 구축할 수 있다. 또한, 서플라이 릴러와 테이크업 릴러에 의하여 금속소재를 릴투릴 방식으로 이송하면서 전단신선용 다이스 또는 신선 다이스를 통과시킴으로써, 구조를 단순화하고 공간을 효율적으로 활용하여 저렴한 비용으로 제작할 수 있는 유용한 효과가 있다.
Abstract:
PURPOSE: A method for generating an address, an address generation slave device, a master slave system and a multi master slave system thereof are provided to reduce address alteration on a bus circuit by creating an address for accessing a memory with a previous access address. CONSTITUTION: An address increase/decrease value register(620) outputs an address gradient value. An access address storage unit(630) outputs the first access address as a previous access address. An address operation unit(640) occurs a generation address with operation of an address gradient value about the previous access address. A multiplexer(650) selects one between a master transmission address and the generated address. The multiplexer outputs the second access address.