Abstract:
본 발명은 저전력-고속 버퍼 증폭회로에 관한 것으로서, 화상표시장치의 열(column)방향 구동을 위한 버퍼 증폭회로에 있어서, 차동입력단으로부터 입력신호를 입력받아 전류를 출력하는 입력부와, 입력부를 통해 입력되는 입력신호의 변화가 기준값 이상일 경우 입력부의 출력 전류를 흘려 전류전달 경로를 활성화시키는 비교부와, 비교부를 통해 활성화되어 전류를 입력부 또는 출력단으로 전달하며 복수의 전류전달경로로 구성되는 전류전달부 및 전류전달부를 통해 전류를 전달함과 동시에 출력단의 전류를 충전 또는 방전하는 반전증폭부를 포함하여 이루어지는 저전력 고속 버퍼 증폭회로를 일 실시예로 제안한다. 본 발명에 의하면 화상표시장치의 열 구동을 위한 버퍼 증폭회로에 있어서 추가적인 전류의 증가 없이 버퍼 증폭기의 속도를 개선시킬 수 있으며, 슬루잉 상태에 따라 내부 슬루율과 외부 슬루율을 동시에 개선시킬 수 있다.
Abstract:
PURPOSE: A low power and high speed buffer amplifying circuit for driving an LCD is provided to improve the internal slew rate and the external slew rate at the same time according to a slewing condition. CONSTITUTION: An input unit (10) outputs current by being input with an input signal from a differential input end. A comparison unit (20) activates a current transmission path by making the output current of the input unit to be flowed when the change of an input signal which is input from the input unit is more than a reference value. A current transmission unit (30) transmits current to the input unit or to an output end by being activated by the comparison unit, and comprises multiple current transmission paths. A reverse amplifying unit (40) delivers the current through the current transmission unit, and charges or discharges the current of the output end at the same time. [Reference numerals] (10) Input unit; (21) First comparison unit; (22) Second comparison unit; (31) First current transmission unit; (32) Second current transmission unit; (41) First reverse amplifying unit; (42) Second reverse amplifying unit; (AA) Input end; (BB) Output end
Abstract:
PURPOSE: A digital analog converter, a driving apparatus including the same, and a display apparatus are provided to remove the loading effect without any additional current. CONSTITUTION: A digital analog converter (1500) comprises an R- DAC (Digital to Analog Converter) (1510, 1520, 1530) connected with a cascade and a buffer (1540). The R- DAC (1510) comprises multiple resistance strings (R1) and a decoder (1512). The R-DAC (1520) comprises multiple resistance strings (R2) which connected to the R-DAC (1510) and a decoder (1522). The R-DAC (1530) comprises multiple resistance strings (R3) which connected to the R-DAC (1520) and a decoder (1532). The buffer is connected to the output terminal of the R-DAC (1530). [Reference numerals] (1512,1532) Four bits decoder; (1522) Two bits decoder
Abstract:
본 발명은 아날로그-디지털 컨버터에서의 디지털 피드 포워드 시그마-델타 변조기 및 그 변조 방법에 관한 것이다. 이 변조기는 피드 포워드 경로를 아날로그 도메인에서 디지털 도메인으로 바꾸어 처리하는 것을 특징으로 한다. 이 변조기는 아날로그 입력을 복수의 적분기로 적분하여 각각 가중한 후 디지털 도메인에서 복수의 양자화기를 사용하여 양자화하여 디지털 신호를 출력하고, 이렇게 출력되는 디지털 신호들을 디지털 합산기를 사용하여 합산한다. 연속 시간 디지털 피드 포워드 시그마-델타 변조기의 경우, 디지털 합산기에서 출력되는 디지털 신호를 가중한 후 바로 디지털 도메인 상에서 디지털 합산기로 입력시켜 감산함으로써 디지털 피드 포워드가 가능해진다. 본 발명에 따르면, 피드 포워드 신호를 디지털 도메인으로 처리하게 함으로써 아날로그 회로가 차지하는 면적 및 전력 소모를 줄일수 있는 효과가 있다. 또한, 디지털 도메인에서 신호들을 합산함으로써 초과 루프 지연 보정이 필요 할 때, 이를 위한 디지털 출력 신호를 바로 사용 할 수 있으므로 DAC를 사용하여 아날로그 신호로 바꿀 필요가 없어 DAC를 없앨 수 있는 효과가 있다. ADC, 디지털 피드 포워드, 시그마-델타 변조기, SDM
Abstract:
PURPOSE: A touch sensing apparatus is provided to reduce the number of integrators and to process data after binding a pair of touch lines. CONSTITUTION: A touch sensing apparatus includes a plurality of sensing lead units. The sensing lead unit includes a differential integrator(112), a global amplifier(114), and an ADC(Analog to Digital Converter)(116). The differential integrator receives a sensing signal of two touch lines. The differential integrator decides the output of the differential signal through the comparison of the relative voltage of the sensing signal.
Abstract:
PURPOSE: A digital feed forward sigma-delta modulator in an analog-digital converter and a modulating method thereof are provided to reduce the area of the analog circuit and power consumption by processing the feed forward signal as the digital domain. CONSTITUTION: A plurality of integrators(110-1-110-n) outputs the analog signal which is corresponded by integrating the analog signal. A plurality of multiplier outputs the analog signal by respectively applying the analog signals outputted from the integrators. A plurality of quantizers(130-0-130-n) respectively outputs the digital signal which is corresponded to by implementing the quantization for analog signal outputted from the multipliers.