구동 전류의 서브 하모닉 발진을 줄이는 발광 다이오드 구동 회로
    1.
    发明公开
    구동 전류의 서브 하모닉 발진을 줄이는 발광 다이오드 구동 회로 有权
    一种用于减小驱动电流的次谐波振荡的发光二极管驱动电路

    公开(公告)号:KR1020160145360A

    公开(公告)日:2016-12-20

    申请号:KR1020150081834

    申请日:2015-06-10

    CPC classification number: Y02B20/42

    Abstract: LED 구동회로는구동트랜지스터, LED 블록, 부하저항, 평균전류유지제어부, 서브하모닉발진제어부, 논리합연산기, 비활성화구간제어부및 SR 래치를포함한다. LED 블록은입력전압에상응하는구동전류로서 LED를구동하고, 구동전류를구동트랜지스터의드레인으로출력한다. 부하저항은구동트랜지스터의소스와연결되는일 말단및 접지전압이인가되는타 말단을포함한다. 평균전류유지제어부는구동트랜지스터의소스의부하전압및 기준전압에기초하여구동전류의평균값을유지시키는제1 리셋신호를생성한다. 서브하모닉발진제어부는부하전압이부하전압의이전평균값과오프셋전압을더한값보다작도록유지시키는제2 리셋신호를생성한다. 논리합연산기는제1 리셋신호와제2 리셋신호를논리합연산하여제3 리셋신호를생성한다. 비활성화구간제어부는출력신호가비활성화되고일정시간이흐른후 셋신호를활성화한다. SR 래치는셋 신호를셋 포트로입력받고, 제3 리셋신호를리셋포트로입력받아, 출력포트를통해출력신호를구동트랜지스터의게이트에제공한다.

    Abstract translation: LED驱动电路包括驱动晶体管,LED块,负载电阻,平均电流保持控制器,次谐波振荡控制器,OR电路,无效部分控制器和SR锁存器。 LED块驱动LED作为与输入电压对应的驱动电流,并将驱动电流输出到驱动晶体管的漏极。 负载电阻包括连接到驱动晶体管的源极的一个端子和接地电压施加到的另一个端子。 平均电流保持控制部分基于驱动晶体管的源极的负载电压和参考电压生成用于保持驱动电流的平均值的第一重置信号。 次谐波振荡控制部分生成第二重置信号,该第二重置信号保持负载电压小于负载电压的先前平均值和偏移电压之和。 OR运算器对第一重置信号和第二重置信号执行逻辑和操作以生成第三重置信号。 在输出信号未被激活并经过一段时间之后,失活周期控制单元激活设定信号。 SR锁存器接收置位信号作为置位端口,接收第三复位信号作为复位端口,并通过输出端口向驱动晶体管的栅极提供输出信号。

    LCD 구동을 위한 저전력-고속 버퍼 증폭회로
    2.
    发明授权
    LCD 구동을 위한 저전력-고속 버퍼 증폭회로 有权
    用于LCD驱动的低功率高速缓冲放大器电路

    公开(公告)号:KR101379937B1

    公开(公告)日:2014-04-03

    申请号:KR1020120019879

    申请日:2012-02-27

    Abstract: 본 발명은 저전력-고속 버퍼 증폭회로에 관한 것으로서, 화상표시장치의 열(column)방향 구동을 위한 버퍼 증폭회로에 있어서, 차동입력단으로부터 입력신호를 입력받아 전류를 출력하는 입력부와, 입력부를 통해 입력되는 입력신호의 변화가 기준값 이상일 경우 입력부의 출력 전류를 흘려 전류전달 경로를 활성화시키는 비교부와, 비교부를 통해 활성화되어 전류를 입력부 또는 출력단으로 전달하며 복수의 전류전달경로로 구성되는 전류전달부 및 전류전달부를 통해 전류를 전달함과 동시에 출력단의 전류를 충전 또는 방전하는 반전증폭부를 포함하여 이루어지는 저전력 고속 버퍼 증폭회로를 일 실시예로 제안한다. 본 발명에 의하면 화상표시장치의 열 구동을 위한 버퍼 증폭회로에 있어서 추가적인 전류의 증가 없이 버퍼 증폭기의 속도를 개선시킬 수 있으며, 슬루잉 상태에 따라 내부 슬루율과 외부 슬루율을 동시에 개선시킬 수 있다.

    LCD 구동을 위한 저전력-고속 버퍼 증폭회로
    3.
    发明公开
    LCD 구동을 위한 저전력-고속 버퍼 증폭회로 有权
    用于LCD驱动的低功率高速缓冲放大器电路

    公开(公告)号:KR1020130098063A

    公开(公告)日:2013-09-04

    申请号:KR1020120019879

    申请日:2012-02-27

    CPC classification number: H03F3/45237 G09G3/2085 H03K19/018528

    Abstract: PURPOSE: A low power and high speed buffer amplifying circuit for driving an LCD is provided to improve the internal slew rate and the external slew rate at the same time according to a slewing condition. CONSTITUTION: An input unit (10) outputs current by being input with an input signal from a differential input end. A comparison unit (20) activates a current transmission path by making the output current of the input unit to be flowed when the change of an input signal which is input from the input unit is more than a reference value. A current transmission unit (30) transmits current to the input unit or to an output end by being activated by the comparison unit, and comprises multiple current transmission paths. A reverse amplifying unit (40) delivers the current through the current transmission unit, and charges or discharges the current of the output end at the same time. [Reference numerals] (10) Input unit; (21) First comparison unit; (22) Second comparison unit; (31) First current transmission unit; (32) Second current transmission unit; (41) First reverse amplifying unit; (42) Second reverse amplifying unit; (AA) Input end; (BB) Output end

    Abstract translation: 目的:提供用于驱动LCD的低功耗和高速缓冲放大电路,以根据回转条件同时提高内部转换速率和外部转换速率。 构成:输入单元(10)通过从差分输入端输入的输入信号输出电流。 当从输入单元输入的输入信号的改变大于参考值时,比较单元(20)通过使输入单元的输出电流流动来激活当前传输路径。 当前传输单元(30)通过由比较单元激活而将电流传输到输入单元或输出端,并且包括多个当前传输路径。 反向放大单元(40)将电流传送通过电流传输单元,同时对输出端的电流进行充电或放电。 (附图标记)(10)输入单元; (21)第一比较单位; (22)第二比较单位; (31)第一电流传输单元; (32)第二电流传输单元; (41)第一反相放大单元; (42)第二反向放大单元; (AA)输入端; (BB)输出端

    디지털 아날로그 컨버터, 이를 포함하는 구동 장치 및 표시 장치
    4.
    发明授权
    디지털 아날로그 컨버터, 이를 포함하는 구동 장치 및 표시 장치 有权
    数字模拟转换器,驱动程序和包含该数字转换器的显示装置

    公开(公告)号:KR101286226B1

    公开(公告)日:2013-07-15

    申请号:KR1020120019876

    申请日:2012-02-27

    CPC classification number: H03M1/66 G09G3/36 G09G5/006 H03M2201/62 H03M2201/932

    Abstract: PURPOSE: A digital analog converter, a driving apparatus including the same, and a display apparatus are provided to remove the loading effect without any additional current. CONSTITUTION: A digital analog converter (1500) comprises an R- DAC (Digital to Analog Converter) (1510, 1520, 1530) connected with a cascade and a buffer (1540). The R- DAC (1510) comprises multiple resistance strings (R1) and a decoder (1512). The R-DAC (1520) comprises multiple resistance strings (R2) which connected to the R-DAC (1510) and a decoder (1522). The R-DAC (1530) comprises multiple resistance strings (R3) which connected to the R-DAC (1520) and a decoder (1532). The buffer is connected to the output terminal of the R-DAC (1530). [Reference numerals] (1512,1532) Four bits decoder; (1522) Two bits decoder

    Abstract translation: 目的:提供数字模拟转换器,包括该数字模拟转换器的驱动装置和显示装置,以便在没有任何附加电流的情况下去除负载效应。 构成:数字模拟转换器(1500)包括与级联连接的R-DAC(数模转换器)(1510,1520,1530)和缓冲器(1540)。 R-DAC(1510)包括多个电阻串(R1)和解码器(1512)。 R-DAC(1520)包括连接到R-DAC(1510)的多个电阻串(R2)和解码器(1522)。 R-DAC(1530)包括连接到R-DAC(1520)的多个电阻串(R3)和解码器(1532)。 缓冲器连接到R-DAC(1530)的输出端。 (附图标记)(1512,1532)四位解码器; (1522)两位解码器

    아날로그-디지털 컨버터에서의 디지털 피드 포워드 시그마-델타 변조기 및 그 변조 방법
    5.
    发明授权
    아날로그-디지털 컨버터에서의 디지털 피드 포워드 시그마-델타 변조기 및 그 변조 방법 失效
    模拟数字转换器中的数字前馈SIGMA-DELTA调制器及其调制方法

    公开(公告)号:KR101136965B1

    公开(公告)日:2012-04-19

    申请号:KR1020090018210

    申请日:2009-03-03

    Abstract: 본 발명은 아날로그-디지털 컨버터에서의 디지털 피드 포워드 시그마-델타 변조기 및 그 변조 방법에 관한 것이다. 이 변조기는 피드 포워드 경로를 아날로그 도메인에서 디지털 도메인으로 바꾸어 처리하는 것을 특징으로 한다. 이 변조기는 아날로그 입력을 복수의 적분기로 적분하여 각각 가중한 후 디지털 도메인에서 복수의 양자화기를 사용하여 양자화하여 디지털 신호를 출력하고, 이렇게 출력되는 디지털 신호들을 디지털 합산기를 사용하여 합산한다. 연속 시간 디지털 피드 포워드 시그마-델타 변조기의 경우, 디지털 합산기에서 출력되는 디지털 신호를 가중한 후 바로 디지털 도메인 상에서 디지털 합산기로 입력시켜 감산함으로써 디지털 피드 포워드가 가능해진다. 본 발명에 따르면, 피드 포워드 신호를 디지털 도메인으로 처리하게 함으로써 아날로그 회로가 차지하는 면적 및 전력 소모를 줄일수 있는 효과가 있다. 또한, 디지털 도메인에서 신호들을 합산함으로써 초과 루프 지연 보정이 필요 할 때, 이를 위한 디지털 출력 신호를 바로 사용 할 수 있으므로 DAC를 사용하여 아날로그 신호로 바꿀 필요가 없어 DAC를 없앨 수 있는 효과가 있다.
    ADC, 디지털 피드 포워드, 시그마-델타 변조기, SDM

    터치 센싱 장치
    6.
    发明公开
    터치 센싱 장치 失效
    触摸感应装置

    公开(公告)号:KR1020110044588A

    公开(公告)日:2011-04-29

    申请号:KR1020090101344

    申请日:2009-10-23

    Inventor: 이상국 장영신

    CPC classification number: G06F3/0416 G06F3/0354 H03K17/96

    Abstract: PURPOSE: A touch sensing apparatus is provided to reduce the number of integrators and to process data after binding a pair of touch lines. CONSTITUTION: A touch sensing apparatus includes a plurality of sensing lead units. The sensing lead unit includes a differential integrator(112), a global amplifier(114), and an ADC(Analog to Digital Converter)(116). The differential integrator receives a sensing signal of two touch lines. The differential integrator decides the output of the differential signal through the comparison of the relative voltage of the sensing signal.

    Abstract translation: 目的:提供一种触摸感测装置,用于在绑定一对触摸线之后减少积分器的数量和处理数据。 构成:触摸感测装置包括多个感测引线单元。 感测引线单元包括差分积分器(112),全局放大器(114)和ADC(模数转换器)(116)。 差分积分器接收两条触摸线的感测信号。 差分积分器通过比较感测信号的相对电压来决定差分信号的输出。

    구동 전류의 서브 하모닉 발진을 줄이는 발광 다이오드 구동 회로
    7.
    发明授权
    구동 전류의 서브 하모닉 발진을 줄이는 발광 다이오드 구동 회로 有权
    发光二极管驱动电路减少驱动电流谐波振荡

    公开(公告)号:KR101688381B1

    公开(公告)日:2016-12-21

    申请号:KR1020150081834

    申请日:2015-06-10

    CPC classification number: Y02B20/42

    Abstract: LED 구동회로는구동트랜지스터, LED 블록, 부하저항, 평균전류유지제어부, 서브하모닉발진제어부, 논리합연산기, 비활성화구간제어부및 SR 래치를포함한다. LED 블록은입력전압에상응하는구동전류로서 LED를구동하고, 구동전류를구동트랜지스터의드레인으로출력한다. 부하저항은구동트랜지스터의소스와연결되는일 말단및 접지전압이인가되는타 말단을포함한다. 평균전류유지제어부는구동트랜지스터의소스의부하전압및 기준전압에기초하여구동전류의평균값을유지시키는제1 리셋신호를생성한다. 서브하모닉발진제어부는부하전압이부하전압의이전평균값과오프셋전압을더한값보다작도록유지시키는제2 리셋신호를생성한다. 논리합연산기는제1 리셋신호와제2 리셋신호를논리합연산하여제3 리셋신호를생성한다. 비활성화구간제어부는출력신호가비활성화되고일정시간이흐른후 셋신호를활성화한다. SR 래치는셋 신호를셋 포트로입력받고, 제3 리셋신호를리셋포트로입력받아, 출력포트를통해출력신호를구동트랜지스터의게이트에제공한다.

    터치 센싱 장치
    8.
    发明授权
    터치 센싱 장치 失效
    触感传感器

    公开(公告)号:KR101093803B1

    公开(公告)日:2011-12-19

    申请号:KR1020090101344

    申请日:2009-10-23

    Inventor: 이상국 장영신

    Abstract: 터치 센싱 장치는 두 개 이상의 상기 터치 라인의 각 센싱 신호를 입력받아 차동 신호로 전압을 출력하는 차동 적분기를 입력단으로 형성한 복수개 센싱 리드부를 포함한다.
    터치 스크린, 센싱 리드, 차동 적분기, 터치 감지부, 터치 센싱 장치

    아날로그-디지털 컨버터에서의 디지털 피드 포워드 시그마-델타 변조기 및 그 변조 방법
    9.
    发明公开
    아날로그-디지털 컨버터에서의 디지털 피드 포워드 시그마-델타 변조기 및 그 변조 방법 失效
    模拟数字转换器中的数字前馈SIGMA-DELTA调制器及其调制方法

    公开(公告)号:KR1020100099626A

    公开(公告)日:2010-09-13

    申请号:KR1020090018210

    申请日:2009-03-03

    CPC classification number: H03M3/464 H03M1/12 H03M2201/6157 H03M2201/62

    Abstract: PURPOSE: A digital feed forward sigma-delta modulator in an analog-digital converter and a modulating method thereof are provided to reduce the area of the analog circuit and power consumption by processing the feed forward signal as the digital domain. CONSTITUTION: A plurality of integrators(110-1-110-n) outputs the analog signal which is corresponded by integrating the analog signal. A plurality of multiplier outputs the analog signal by respectively applying the analog signals outputted from the integrators. A plurality of quantizers(130-0-130-n) respectively outputs the digital signal which is corresponded to by implementing the quantization for analog signal outputted from the multipliers.

    Abstract translation: 目的:提供模拟数字转换器中的数字前馈Σ-Δ调制器及其调制方法,以通过处理作为数字域的前馈信号来减小模拟电路的面积和功耗。 构成:多个积分器(110-1-110-n)输出通过对模拟信号进行积分而对应的模拟信号。 多个乘法器通过分别施加从积分器输出的模拟信号来输出模拟信号。 多个量化器(130-0-130-n)分别输出通过实现从乘法器输出的模拟信号的量化而对应的数字信号。

Patent Agency Ranking