-
-
公开(公告)号:KR1019910006355B1
公开(公告)日:1991-08-21
申请号:KR1019880010505
申请日:1988-08-18
IPC: G06F3/00
CPC classification number: H04J3/047
Abstract: A multiplexer has an enable/disable control circuit including a data input stage (310), an output stage (320), control signal input buffer stage (330), and an enable/ disable control stage (340), which gates the enable/disable control signal with channel select control signals, and the resulting signal is applied to the data input gates (310). As a result, a separate input terminal for the enable/disable control signal to each of the gates in the data input stage (310) and a separate buffer for driving the large numbe of data input stage with the enable/disable control signal are not required.
Abstract translation: 复用器具有使能/禁止控制电路,其包括数据输入级(310),输出级(320),控制信号输入缓冲级(330)和使能/禁止控制级(340) 禁止具有通道选择控制信号的控制信号,并将所得到的信号施加到数据输入门(310)。 结果,用于对数据输入级(310)中的每个门的使能/禁止控制信号的单独输入端和用于驱动具有使能/禁止控制信号的大数据输入级的单独缓冲器不是 需要。
-
公开(公告)号:KR1020050049862A
公开(公告)日:2005-05-27
申请号:KR1020030083618
申请日:2003-11-24
Applicant: 한국전자통신연구원
IPC: H03G3/02
CPC classification number: H03F3/08 , H03F1/34 , H03F3/3432 , H03F3/50 , H03G3/3084
Abstract: 본원은 별도의 이득 제어 신호 생성 회로부의 구비없이 다이나믹 레인지를 용이하게 조절할 수 있는 귀환 증폭기를 개시한다. 개시된 본 발명의 귀환 증폭기는, 입력 전류로부터 입력 전압이 검출되는 입력 단자, 출력 신호를 생성하기 위하여 상기 입력 전압을 증폭하는 귀환 증폭부, 및 상기 귀환 증폭부에 의하여 증폭된 신호를 출력하는 출력 단자를 포함한다. 이때, 상기 귀환 증폭부는, 상기 입출력 단자 사이에 설치되는 귀환 저항 및 상기 귀환 저항과 병렬로 접속된 귀환 트랜지스터로 구비된 귀환 회로부; 및 상기 귀환 회로부의 귀환 트랜지스터에 소정의 바이어스 전압을 공급하며 상기 귀환 증폭부내에 머지된 바이어스 회로부를 포함한다.
-
公开(公告)号:KR1019970055256A
公开(公告)日:1997-07-31
申请号:KR1019950050533
申请日:1995-12-15
IPC: H03F3/187
Abstract: 본 발명은 병렬 궤환 트랜지스터를 이용한 광대역 증폭기 구조에 관한 것으로서, 종래의 병렬 궤환 트랜지스터를 갖는 광대역 증폭기의 대역폭 저하 요소들을 감소시키기 위해 병렬 궤환 트랜지스터의 에미터 마디들과 교류접 지점과의 사이에 용량성 소자를 연결하고, 또한 병렬 궤환 트랜지스터의 에미터 마디들에서 출력이 나오게 하며, 에미터 플로워 버퍼회로를 병렬 궤환 트랜지스터의 각 에미터 마디에 연결하여 에미터 플로워 버퍼 트랜지스터의 콜렉터 기생용량을 활용하여 부궤환 전류를 누설시킴으로써 회로의 복잡성을 전혀 증가시키지 않으면서 대역폭이 크게 증가시킬 수가 있는 것이다.
-
公开(公告)号:KR100617294B1
公开(公告)日:2006-08-30
申请号:KR1020030083618
申请日:2003-11-24
Applicant: 한국전자통신연구원
IPC: H03G3/02
CPC classification number: H03F3/08 , H03F1/34 , H03F3/3432 , H03F3/50 , H03G3/3084
Abstract: 본원은 별도의 이득 제어 신호 생성 회로부의 구비없이 다이나믹 레인지를 용이하게 조절할 수 있는 귀환 증폭기를 개시한다. 개시된 본 발명의 귀환 증폭기는, 입력 전류로부터 입력 전압이 검출되는 입력 단자, 출력 신호를 생성하기 위하여 상기 입력 전압을 증폭하는 귀환 증폭부, 및 상기 귀환 증폭부에 의하여 증폭된 신호를 출력하는 출력 단자를 포함한다. 이때, 상기 귀환 증폭부는, 상기 입출력 단자 사이에 설치되는 귀환 저항 및 상기 귀환 저항과 병렬로 접속된 귀환 트랜지스터로 구비된 귀환 회로부; 및 상기 귀환 회로부의 귀환 트랜지스터에 소정의 바이어스 전압을 공급하며 상기 귀환 증폭부내에 머지된 바이어스 회로부를 포함한다.
귀환 증폭기, AGC(Automatic Gain Control), 광수신기, 바이어스 회로부-
公开(公告)号:KR100176094B1
公开(公告)日:1999-04-01
申请号:KR1019950050533
申请日:1995-12-15
IPC: H03F3/187
CPC classification number: H03F3/45085 , H03F2203/45511 , H03F2203/45528 , H03F2203/45566 , H03F2203/45652 , H03F2203/45702 , H03F2203/45722
Abstract: 본 발명은 병렬 궤환 트랜지스터를 이용한 광대역 증폭기 구조에 관한 것으로서, 종래의 병렬 궤환 트랜지스터를 갖는 광대역 증폭기의 대역폭 저하요소들을 감소시키기 위해 병렬 궤환 트랜지스터의 에미터 마디와 교류 접지점 사이에 용량성 소자를 연결하고, 또한 병렬 궤환 트랜지스터의 에미터 마디에서 출력이 나오도록 하며, 에미터 폴로워 버퍼회로를 병렬 궤환 트랜지스터의 각 에미터 마디에 연결하여 에미터 폴로워 버퍼 트랜지스터의 콜렉터 기생용량을 활용하여 부궤환 전류를 누설시키는 것에 의해 회로의 복잡성을 전혀 증가시키지 않으면서 대역폭을 크게 증가시킬 수가 있는 것이다.
-
-
-
-
-
-