바이어스 회로 및 그것을 포함하는 아날로그 집적회로
    1.
    发明授权
    바이어스 회로 및 그것을 포함하는 아날로그 집적회로 有权
    偏置电路和包含该电路的模拟集成电路

    公开(公告)号:KR101685016B1

    公开(公告)日:2016-12-13

    申请号:KR1020100128376

    申请日:2010-12-15

    Abstract: 본발명은아날로그집적회의바이어스회로에관한것이다. 본발명에따른바이어스회로는기준전류및 가변전류를이용하여바이어스전압을생성하는바이어스전압생성부, 상기바이어스전압생성부에상기기준전류를제공하는기준전류원부, 및상기바이어스전압생성부에상기가변전류를제공하는전류조절부를포함하며, 상기전류조절부는적어도두 개의입력신호들전압레벨에따라상기가변전류의전류량을조절한다. 본발명의바이어스회로는전력소모의증가를방지하면서, 동시에슬루율을향상시킬수 있다.

    Abstract translation: 公开了一种偏置电路,其包括被配置为使用参考电流和可变电流产生偏置电压的偏置电压产生部件; 参考电流源部,被配置为将所述参考电流提供给所述偏置电压产生部; 以及电流调节部,被配置为向所述偏置电压生成部提供所述可变电流,并且根据至少两个输入信号的电压电平来调整所述可变电流的量。 偏置电路可以防止功耗的增加,同时提高转换速率。

    클럭 타이밍 조정장치 및 이를 이용하는 연속시간 델타-시그마 변조기
    2.
    发明授权
    클럭 타이밍 조정장치 및 이를 이용하는 연속시간 델타-시그마 변조기 有权
    时钟调整装置和连续时间三角形调制器

    公开(公告)号:KR101405415B1

    公开(公告)日:2014-06-11

    申请号:KR1020100103365

    申请日:2010-10-22

    CPC classification number: H03M3/372 H03M3/458

    Abstract: 본 발명은 델타-시그마 변조기에 사용되는 클럭들의 시간차를 조정하는 클럭 타이밍 조정장치 및 델타-시그마 변조기에 관한 것이다. 본 발명의 실시 예에 따른 클럭 타이밍 조정장치는 전력검출부 및 타이밍조정부를 포함한다. 상기 전력검출부는 복수의 클럭시간차들을 가지는 제1 및 제2 클럭의 쌍들을 이용하여 발생되며 상기 클럭시간차들에 대응하는 입력신호들을 수신하고, 상기 입력신호들의 전력들을 검출하고, 상기 전력이 최소가 되는 클럭시간차에 대응하는 제어신호를 출력하고, 상기 타이밍조정부는 기준클럭 및 상기 제어신호를 수신하고, 상기 제어신호에 따라 상기 전력이 최소가 되는 상기 클럭시간차를 가지는 상기 제1 및 제2 클럭을 출력한다.

    바이어스 회로 및 그것을 포함하는 아날로그 집적회로
    3.
    发明公开
    바이어스 회로 및 그것을 포함하는 아날로그 집적회로 有权
    偏置电路和包含该电路的模拟集成电路

    公开(公告)号:KR1020120066996A

    公开(公告)日:2012-06-25

    申请号:KR1020100128376

    申请日:2010-12-15

    Abstract: PURPOSE: A bias circuit and an analog integrated circuit including the same are provided to improve a slew rate by preventing power consumption from increasing. CONSTITUTION: A reference current source unit(211) provides a current source to a dynamic bias circuit(210). A source follower unit(212) receives a first amplifier input signal and a second amplifier input signal. The voltage difference of the first amplifier input signal and the second amplifier input signal is propositional to the voltage difference of a first input signal and a second input signal. A current control unit(213) includes a first branch(213_1) and a second branch(213_2). The current control unit provides a variable current to a bias voltage generation unit(214). The bias voltage generation unit receives a reference current from the reference current source unit. The bias voltage generation unit receives the variable current from the current control unit.

    Abstract translation: 目的:提供偏置电路和包括该偏置电路的模拟集成电路,以通过防止功耗增加来提高转换速率。 构成:参考电流源单元(211)向动态偏置电路(210)提供电流源。 源跟随器单元(212)接收第一放大器输入信号和第二放大器输入信号。 第一放大器输入信号和第二放大器输入信号的电压差与第一输入信号和第二输入信号的电压差有关。 电流控制单元(213)包括第一分支(213_1)和第二分支(213_2)。 电流控制单元向偏置电压产生单元(214)提供可变电流。 偏置电压产生单元从参考电流源单元接收参考电流。 偏置电压产生单元从电流控制单元接收可变电流。

    클럭 타이밍 조정장치 및 이를 이용하는 연속시간 델타-시그마 변조기
    4.
    发明公开
    클럭 타이밍 조정장치 및 이를 이용하는 연속시간 델타-시그마 변조기 有权
    时钟调整装置和连续时间三角形调制器

    公开(公告)号:KR1020120041941A

    公开(公告)日:2012-05-03

    申请号:KR1020100103365

    申请日:2010-10-22

    CPC classification number: H03M3/372 H03M3/458

    Abstract: PURPOSE: An apparatus for adjusting clock timing and a modulator for continuous time delta-sigma using the same are provided to compensate the time delay of a CT(Continuous Time)-integrator and a DAC(Digital Analog Converter) by adjusting the time difference of a DAC clock and a quantizer clock. CONSTITUTION: A power detecting unit(110) detects the power of input signals respectively corresponding to two or more clock time differences. The power detected from the input signal is proportional to energy having a noise transfer characteristic. The power detecting unit determines the noise transfer characteristic of an input signal. The power detecting unit generates a control signal specifying the clock time difference of detected minimum power. A timing control unit(120) receives a reference clock and the control signal. The timing control unit outputs first and second clock signals having a clock time difference with minimal power according to the control signal.

    Abstract translation: 目的:提供一种用于调整时钟定时的装置和使用其的连续时间Δ-Σ调制器,以通过调整CT(连续时间)积分器和DAC(数字模拟转换器)的时间差来补偿 DAC时钟和量化器时钟。 构成:功率检测单元(110)分别对应于两个或更多个时钟时间差的输入信号的功率进行检测。 从输入信号检测的功率与具有噪声传递特性的能量成比例。 功率检测单元确定输入信号的噪声传递特性。 功率检测单元产生指定检测到的最小功率的时钟时间差的控制信号。 定时控制单元(120)接收参考时钟和控制信号。 定时控制单元根据控制信号输出具有最小功率的时钟时间差的第一和第二时钟信号。

Patent Agency Ranking