-
-
公开(公告)号:KR1019940017415A
公开(公告)日:1994-07-26
申请号:KR1019920026099
申请日:1992-12-29
Applicant: 한국전자통신연구원
IPC: G06F13/38
Abstract: 본 발명은 DS 또는 CPU보드(301)의 처리 결과를 트랜스퓨터 링크를 통하여 전송하는 구조를 갖는 시스템에 있어서, 데이터 전송은 효율적으로 고속화하고 장치를 단순화 시키는 링크어댑터(CO11)의 제어장치에 관한 것이다.
본 발명은 외부의 구형파 발진부(409)로 부터 구형파를 입력받아 동작펄스를 제공하는 계수 수단(408)과, 상기 계수수단(408)으로 부터 동작 펄스를 입력 받으며, 링크어댑터(403)로의 입력신호가 버퍼인 FIFO(401)에 도달하면 이를 감지하여 래치(402)로 한 바이트씩 옮겨 링크 어댑터(403)로 입력신호가 도착 했음을 알림과 동시에 링크 어댑터(403)가 직렬로 데이타를 전송하게 하는 제어신호(Ivalid)를 출력하는 제어조직수단(406)과, 링크어댑터(403)로 부터 데이타를 모두 전송하였다가 완료신호를 입력 받아 상기 제어조직 수단(406)으로 전달하는 플립플롭 수단(407)을 구비하는 것을 특징으로 한다.-
公开(公告)号:KR1019960007836B1
公开(公告)日:1996-06-12
申请号:KR1019920026099
申请日:1992-12-29
Applicant: 한국전자통신연구원
IPC: G06F13/38
Abstract: a counter (408) which receives the clock from external rectangular pulse generator to give the operation pulse; a controller (406) which receives the operation pulse from the counter (408), recognizes the arrival of data in FIFO (401) from the external circuit, indicates the existence of data to be inputted to a link adaptor (403), and outputs the control signal (Ivalid) which enables the link adaptor (403) to transmit data in series; a flip flop (407) which receives the completion signal (Iack) to transmit the the completion signal (Iack) to the controller (406).
Abstract translation: 计数器(408),其从外部矩形脉冲发生器接收时钟以给出操作脉冲; 从计数器(408)接收操作脉冲的控制器(406)从外部电路识别FIFO(401)中的数据到达,指示要输入到链接适配器(403)的数据的存在,并输出 控制信号(Ivalid),其使得链路适配器(403)能够串行传输数据; 触发器(407),其接收完成信号(Iack)以将完成信号(Iack)发送到控制器(406)。
-
-
-
公开(公告)号:KR1019950004638B1
公开(公告)日:1995-05-03
申请号:KR1019920026137
申请日:1992-12-29
Applicant: 한국전자통신연구원
IPC: H03K17/08
Abstract: This circuit efficiently removes noises by changing only counter setting value of a rectangular wave generating part without hardware modification. It comprises: (i) a rectangular wave generating means(22),(24),(25) being able to adjust duty togenerate a rectangular wave of low state; (ii) a delay element(21) that receives a rectangular wave with noise and outputs it with delay; and (iii) a logical AND operation means(23) that outputs a rectangular wave with removed noises.
Abstract translation: 该电路通过仅改变矩形波产生部的计数器设定值而有效地去除噪声,而不进行硬件修改。 它包括:(i)矩形波产生装置(22),(24),(25)能够调节负责生成低状态的矩形波; (ii)接收具有噪声的矩形波并延迟地输出的延迟元件(21); 和(iii)输出具有去除的噪声的矩形波的逻辑与运算装置(23)。
-
-
-
-
-