-
公开(公告)号:KR101531921B1
公开(公告)日:2015-06-30
申请号:KR1020140034578
申请日:2014-03-25
Applicant: 한양대학교 에리카산학협력단
IPC: H03M3/02
CPC classification number: H03M3/366 , H03M3/32 , H03M3/39 , H03M2201/6128 , H03M2201/64
Abstract: 본발명은델타-시그마변조기에관한것으로서, 다단적분기피드포워드방식(cascade of integrator feedforward form) 및다단노이즈쉐이핑방식(multi-stage noise-shaping)을이용한델타-시그마변조기에있어서, 입력신호를적분하는제 1 적분기, 상기입력신호의피드포워드신호, 상기제 1 적분기의출력신호, 및상기제 1적분기의피드포워드신호를합산하여적분하는제 2 적분기, 및상기제 2 적분기의출력신호를양자화하는양자화기를포함하고, 상기입력신호의피드포워드신호, 상기제 1 적분기의출력신호, 및상기제 1적분기의피드포워드신호는각각의미분기를거쳐합산되는것을특징으로함으로써, 델타-시그마변조기를간소화할수 있다.
Abstract translation: 本发明涉及一种简化的多位微调Δ-Σ调制器。 在使用级联的积分器前馈形式和多级噪声整形的Δ-Σ调制器中,它包括对输入信号进行积分的第一积分器,将输入信号的前馈信号相加的第二积分器,输入信号的输出信号 第一积分器和第一积分器的前馈信号,以及量化第二积分器的输出信号的量化器。 输入信号的前馈信号,第一积分器的输出信号和第一积分器的前馈信号由每个微分器相加。 从而可以简化Δ-Σ调制。