RECEPTEUR MULTI-ANTENNES A SYNCHRONISATION TEMPORELLE COMMUNE AUX DIFFERENTES CHAINES DE RECEPTION

    公开(公告)号:FR3016260A1

    公开(公告)日:2015-07-10

    申请号:FR1450051

    申请日:2014-01-06

    Inventor: LAUGEOIS MARC

    Abstract: L'invention porte sur un récepteur d'un signal construit sous la forme de trames successives, comprenant une pluralité d'antennes et une chaîne de réception du signal associée à chaque antenne, caractérisé en ce qu'il comporte une unité de sélection d'antennes (SA) configurée pour sélectionner une antenne parmi la pluralité d'antennes, et une unité de synchronisation temporelle (ST) configurée pour déterminer les instants de début et de fin de trames dans le signal reçu par l'antenne sélectionnée. La commande de gain peut être utilisée pour réaliser la sélection d'antenne en vue de la synchronisation temporelle, ainsi que pour réaliser la recombinaison des flux de chaque chaîne de réception.

    2.
    发明专利
    未知

    公开(公告)号:AT492073T

    公开(公告)日:2011-01-15

    申请号:AT01989668

    申请日:2001-12-27

    Abstract: The invention relates to a device for exchanging digital data between several sources and at least one hub in a CDMA system, characterised in that it comprises a number n of digital transmission/reception circuits (1) installed in parallel, each circuit (1) comprising a transmitter (2i) comprising means of generating an integer number Nc of codes that will be used for spectral spreading of data to be transmitted and a receiver (4i) comprising means (46, 48) of detecting the access of new sources to the CDMA system transmission channel and means (49) of generating synchronisation signals and power control signals corresponding to each detected new source.

    3.
    发明专利
    未知

    公开(公告)号:FR2810479B1

    公开(公告)日:2002-10-25

    申请号:FR0007563

    申请日:2000-06-14

    Abstract: The digital word transmission with code corrector has digital words with a synchronized clock signal (H) with a faster time signal symbol (HS) forming information symbols (S) and a synchronization symbol (SS). There is an acquisition break signal (ID). The break acquisition signal has an inserted header. At the receiver the header is searched for and when detected, the search process stops generating the synchronization symbol. The packets are then processed correcting erroneous symbols and separating them out. Then the header search process is recommenced.

    4.
    发明专利
    未知

    公开(公告)号:FR2810479A1

    公开(公告)日:2001-12-21

    申请号:FR0007563

    申请日:2000-06-14

    Abstract: The digital word transmission with code corrector has digital words with a synchronized clock signal (H) with a faster time signal symbol (HS) forming information symbols (S) and a synchronization symbol (SS). There is an acquisition break signal (ID). The break acquisition signal has an inserted header. At the receiver the header is searched for and when detected, the search process stops generating the synchronization symbol. The packets are then processed correcting erroneous symbols and separating them out. Then the header search process is recommenced.

    PROCEDE DE CONTROLE D'UN GAIN
    5.
    发明专利

    公开(公告)号:FR3083930B1

    公开(公告)日:2021-09-10

    申请号:FR1856464

    申请日:2018-07-13

    Inventor: LAUGEOIS MARC

    Abstract: L'invention concerne un procédé de calibration d'une chaîne de réception (10) comprenant un amplificateur d'entrée (12) d'un convertisseur analogique-numérique (14), et comportant les étapes successives suivantes : déterminer un gain de repos en fonction de la puissance moyenne du bruit présent sur un signal numérique (Sig-out) issu dudit convertisseur (14) ; et fixer le gain de l'amplificateur d'entrée (12) audit gain de repos lorsque la puissance moyenne dudit signal numérique (Sig-out) est inférieure à un premier seuil.

    PROCEDE DE SYNCHRONISATION TEMPORELLE INSENSIBLE AUX VARIATIONS DE PUISSANCE, RECEPTEUR ET PROGRAMME D'ORDINATEUR ASSOCIES

    公开(公告)号:FR3072231A1

    公开(公告)日:2019-04-12

    申请号:FR1759347

    申请日:2017-10-05

    Inventor: LAUGEOIS MARC

    Abstract: L'invention porte sur un procédé de synchronisation d'un signal de communication entrant dans un récepteur. Chaque trame (T) du signal comprend un symbole d'apprentissage (SyA) formé de N répétitions d'une séquence d'apprentissage (SeA). Le procédé comprenant la détermination d'un signal de corrélation totale (Tc) en corrélant le signal entrant avec un symbole de corrélation formé de N répétitions d'une séquence de corrélation correspondant à tout ou partie de la séquence d'apprentissage et de durée tsc, et la détermination d'un signal de corrélation partielle (Pc) en corrélant le signal entrant avec la séquence de corrélation. Un pic du signal de corrélation totale est identifié à un instant tpct. Au moins un seuil (Sb, Sh) est défini à partir de la puissance du pic du signal de corrélation totale, et on y compare la puissance du signal de corrélation partielle aux instants tpct-k*tsc, avec k un entier compris entre 0 et N-1.

    8.
    发明专利
    未知

    公开(公告)号:DE60134086D1

    公开(公告)日:2008-07-03

    申请号:DE60134086

    申请日:2001-06-13

    Abstract: The digital word transmission with code corrector has digital words with a synchronized clock signal (H) with a faster time signal symbol (HS) forming information symbols (S) and a synchronization symbol (SS). There is an acquisition break signal (ID). The break acquisition signal has an inserted header. At the receiver the header is searched for and when detected, the search process stops generating the synchronization symbol. The packets are then processed correcting erroneous symbols and separating them out. Then the header search process is recommenced.

    9.
    发明专利
    未知

    公开(公告)号:FR2819125B1

    公开(公告)日:2004-04-02

    申请号:FR0017285

    申请日:2000-12-29

    Abstract: The invention relates to a device for exchanging digital data between several sources and at least one hub in a CDMA system, characterised in that it comprises a number n of digital transmission/reception circuits (1) installed in parallel, each circuit (1) comprising a transmitter (2i) comprising means of generating an integer number Nc of codes that will be used for spectral spreading of data to be transmitted and a receiver (4i) comprising means (46, 48) of detecting the access of new sources to the CDMA system transmission channel and means (49) of generating synchronisation signals and power control signals corresponding to each detected new source.

    Modulateur OFDM pour émetteur OFDM à filtrage par blocs, émetteur OFDM à filtrage par blocs et système d’émission/réception associés

    公开(公告)号:FR3111760B1

    公开(公告)日:2022-07-01

    申请号:FR2006354

    申请日:2020-06-18

    Abstract: Modulateur OFDM pour émetteur OFDM à filtrage par blocs, émetteur OFDM à filtrage par blocs et système d’émission/réception associés L’invention concerne un modulateur (280) OFDM comprenant : - un module de prédistortion (30) configuré pour recevoir lesdites porteuses de données consécutives et configuré pour compenser une distorsion introduite ultérieurement par un banc (14) de filtres polyphasés connectable à la sortie dudit modulateur OFDM, - un module de transformation (34) configuré pour appliquer une transformée de Fourier inverse discrète de taille constante indépendamment de la numérologie et de la bande de transmission utilisées par l’émetteur OFDM comprenant ledit modulateur OFDM, - un module de remplissage (32) dont l’entrée est connectée à la sortie du module de prédistortion (30), et dont la sortie est connecté à l’entrée du module de transformation (34), et configuré pour insérer - porteuses nulles à la suite des porteuses de données consécutives indépendamment de la parité de l’indice associé audit modulateur OFDM. Figure pour l'abrégé : Figure 2

Patent Agency Ranking