Gepaarte programmierbare Schmelzsicherungen

    公开(公告)号:DE112010005172B4

    公开(公告)日:2015-09-03

    申请号:DE112010005172

    申请日:2010-12-17

    Applicant: IBM

    Abstract: Schmelzsicherungs-Codiersystem, aufweisend: eine Vielzahl von paarweise angeordneten Schmelzsicherungen, die so konfiguriert sind, dass jedes Schmelzsicherungs-Paar ein Datenbit darstellt, wenn eine Schmelzsicherung des Paars durchgebrannt ist; ein unprogrammiertes Bit darstellt, wenn keine Schmelzsicherung des Paars durchgebrannt ist; und ein auf Null gesetztes Bit darstellt, wenn beide Schmelzsicherungen des Paars durchgebrannt sind, und ein Erkennungssystem, welches so konfiguriert ist, dass erkennt wird, ob irgendein Schmelzsicherungs-Paar auf Null gesetzt ist.

    Gepaarte programmierbare Schmelzsicherungen

    公开(公告)号:DE112010005172T5

    公开(公告)日:2012-10-31

    申请号:DE112010005172

    申请日:2010-12-17

    Applicant: IBM

    Abstract: Eine Vielzahl von paarweise angeordneten Schmelzsicherungen ist so konfiguriert, dass jedes Schmelzsicherungs-Paar ein Datenbit darstellt, wenn eine Schmelzsicherung des Paars durchgebrannt ist; ein unprogrammiertes Bit darstellt, wenn keine Schmelzsicherung des Paars durchgebrannt ist; und ein auf Null gesetztes Bit darstellt, wenn beide Schmelzsicherungen des Paars durchgebrannt sind. Ein Schmelzsicherungs-Programmiersystem programmiert die Schmelzsicherungen der Paare so, dass jedes Paar ein Bit darstellt, was das Durchbrennen einer ersten Schmelzsicherung eines Paars, um ein „1”-Bit darzustellen, das Durchbrennen einer zweiten Schmelzsicherung eines Paars, um ein „0”-Bit darzustellen, und das Durchbrennen beider Schmelzsicherungen eines Paars, um ein auf Null gesetztes Paar darzustellen, umfasst, wobei, wenn keine Schmelzsicherung eines Paars durchgebrannt ist, dieses ein leeres, unprogrammiertes Bit darstellt.

    3.
    发明专利
    未知

    公开(公告)号:DE69411814D1

    公开(公告)日:1998-08-27

    申请号:DE69411814

    申请日:1994-05-26

    Applicant: IBM

    Abstract: A system and method is provided for accurately reading and storing data as multiple data blocks on a removable data storage medium mounted within a data storage system. Each data block includes an initial acquisition data character and multiple diverse synchronization characters/bursts and adjacent data blocks are separated by a unique interblock gap character. A multimodal interblock gap character detection circuit is provided which may operate in a normal mode of operation or a stringent mode of operation, the stringent mode requiring an enhanced degree of certainty for detection of the interblock gap character. A predicted time window of occurrence for a next interblock gap character is generated in response to detection of an initial acquisition data character and at least one synchronization character within a data block. Additionally, a global clock count signal based upon multiple track outputs is generated each time a resynchronization burst is encountered. The multimodal interblock gap character detection circuit is then automatically switched from the stringent mode of operation to the normal mode of operation during the predicted time window, minimizing the possibility of erroneous interblock gap character detection during data block processing. In data blocks which are sufficiently large to utilize multiple unique end of block synchronization characters, the occurrence of each successive end of block synchronization character may be utilized to redefine the predicted time window with greater accuracy. Expiration of a predicted time window or the occurrence of a global clock count signal during an open predicted time window may then be utilized to generate a presumption of the occurrence of an interblock gap character; however, actual detection of the interblock gap character will override the prediction circuitry.

    Paired programmable fuses
    4.
    发明专利

    公开(公告)号:GB2489570A

    公开(公告)日:2012-10-03

    申请号:GB201204914

    申请日:2010-12-17

    Applicant: IBM

    Abstract: A plurality of fuses (142, 152, 162, 172) are arranged in pairs and configured such that each pair of fuses represents a data bit when one fuse of the pair is blown (152, 162); represents an un-programmed bit when no fuse of the pair is blown (142); and represents a zero-ized bit when both fuses of the pair are blown (172). A fuse programming system programs the fuses of the pairs such that each pair represents a bit, comprising blowing a first fuse of a pair to represent a "1" bit (152), blowing a second fuse of a pair to represent a "0" bit (162), and blowing both fuses of a pair to represent a zero-ized pair (172), whereby if neither fuse of a pair is blown represents a null, un-programmed bit (142).

    Auf eine Decodierung folgende Fehlerprüfung mit Diagnose für Produktcodes

    公开(公告)号:DE112016003638T5

    公开(公告)日:2018-05-03

    申请号:DE112016003638

    申请日:2016-11-29

    Applicant: IBM

    Abstract: In einer Ausführungsform enthält ein System einen Controller und eine Logik, die in den Controller integriert und/oder von diesem ausführbar ist. Die Logik ist zum Ausführen einer iterativen Decodierung von verschlüsselten Daten konfiguriert, um entschlüsselte Daten zu erhalten. In der iterativen Decodierung werden mindestens drei Decodierungsoperationen ausgeführt, wobei die Decodierungsoperationen aus einer Gruppe ausgewählt werden, aufweisend: C1-Decodierung und C2-Decodierung. Die Logik ist außerdem zum Ausführen einer der Decodierung nachfolgenden Fehlerdiagnose an einem ersten Abschnitt der entschlüsselten Daten konfiguriert in Reaktion darauf, dass nach der iterativen Decodierung der verschlüsselten Daten kein gültiges Produktcodewort in dem ersten Abschnitt erhalten wurde. Weitere Systeme, Verfahren und Computerprogrammprodukte zum Erzeugen von einer Decodierung nachfolgenden Fehlersignaturen werden gemäß weiteren Ausführungsformen vorgestellt.

    6.
    发明专利
    未知

    公开(公告)号:DE69411814T2

    公开(公告)日:1999-03-25

    申请号:DE69411814

    申请日:1994-05-26

    Applicant: IBM

    Abstract: A system and method is provided for accurately reading and storing data as multiple data blocks on a removable data storage medium mounted within a data storage system. Each data block includes an initial acquisition data character and multiple diverse synchronization characters/bursts and adjacent data blocks are separated by a unique interblock gap character. A multimodal interblock gap character detection circuit is provided which may operate in a normal mode of operation or a stringent mode of operation, the stringent mode requiring an enhanced degree of certainty for detection of the interblock gap character. A predicted time window of occurrence for a next interblock gap character is generated in response to detection of an initial acquisition data character and at least one synchronization character within a data block. Additionally, a global clock count signal based upon multiple track outputs is generated each time a resynchronization burst is encountered. The multimodal interblock gap character detection circuit is then automatically switched from the stringent mode of operation to the normal mode of operation during the predicted time window, minimizing the possibility of erroneous interblock gap character detection during data block processing. In data blocks which are sufficiently large to utilize multiple unique end of block synchronization characters, the occurrence of each successive end of block synchronization character may be utilized to redefine the predicted time window with greater accuracy. Expiration of a predicted time window or the occurrence of a global clock count signal during an open predicted time window may then be utilized to generate a presumption of the occurrence of an interblock gap character; however, actual detection of the interblock gap character will override the prediction circuitry.

    Decodierung auf Prioritätsgrundlage

    公开(公告)号:DE102016220802B4

    公开(公告)日:2019-02-14

    申请号:DE102016220802

    申请日:2016-10-24

    Applicant: IBM

    Abstract: Bandlaufwerk (100), aufweisend:einen Magnetkopf mit einer Mehrzahl von Lesesensoren, wobei jeder Lesesensor konfiguriert ist, um codierte Daten gleichzeitig aus einer Mehrzahl von Spuren eines Magnetbandmediums zu lesen parallel mit allen anderen Lesesensoren der Mehrzahl von Lesesensoren; undeinen Controller (128) und eine Logik, die integriert und/oder durch den Controller (128) ausführbar ist, wobei die Logik dazu konfiguriert ist, den Controller (128) zu veranlassen zum:Empfangen der codierten Daten von der Mehrzahl von Lesesensoren, die gleichzeitig aus der Mehrzahl von Spuren des Magnetbandmediums ausgelesen werden; undAusführen einer Decodierung auf Prioritätsgrundlage für die codierten Daten auf Grundlage von Löschkoeffizienten, die mindestens einem Codewort der codierten Daten zugehörig sindwobei die Logik, die dazu konfiguriert ist, den Controller (128) zu veranlassen die Decodierung auf Prioritätsgrundlage auszuführen, den Controller (128) ferner veranlasst zum:Berechnen eines Löschkoeffizienten für jedes Symbol in dem mindestens einen Codewort, wobei jeder Löschkoeffizient ein Maß für eine Zuverlässigkeit eines zugehörigen decodierten Symbols in dem mindestens einen Codewort ist;Generieren einer Löschkoeffizientenliste mit den Löschkoeffizienten, die jedem Symbol des mindestens einen Codeworts zugehörig sind;Quantisieren der Löschkoeffizienten in der Löschkoeffizientenliste in mindestens drei Ebenen;Generieren einer Löschliste mit einem untergeordneten Set von Symbolen aus dem mindestens einen Codewort auf Grundlage der Löschkoeffizientenliste; undAusführen einer C2-Fehler-und-Lösch-Decodierung unter Verwendung von Löschzeigern, die die dem untergeordneten Set von Symbolen in der Löschliste entsprechen.

    Decodierung auf Prioritätsgrundlage

    公开(公告)号:DE102016220802A1

    公开(公告)日:2017-05-24

    申请号:DE102016220802

    申请日:2016-10-24

    Applicant: IBM

    Abstract: In einer Ausführungsform enthält das Bandlaufwerk einen Magnetkopf mit einer Mehrzahl von Lesesensoren, wobei jeder Lesesensor konfiguriert ist, um Daten gleichzeitig zu lesen. Das Bandlaufwerk enthält auch einen Controller und eine Logik, die in den Controller integriert und/oder von diesem ausführbar ist. Die Logik ist konfiguriert, um codierte Daten zu empfangen, die gleichzeitig aus einer Mehrzahl von Spuren eines Magnetbandmediums ausgelesen werden. Die Logik ist auch konfiguriert, um eine Decodierung auf Prioritätsgrundlage für die codierten Daten auf Grundlage von Löschkoeffizienten auszuführen, die mindestens einem Codewort der codierten Daten zugehörig sind. In einer anderen Ausführungsform enthält ein durch einen Controller umgesetztes Verfahren ein Empfangen von codierten Daten, die gleichzeitig aus einer Mehrzahl von Spuren eines Magnetbandmediums ausgelesen werden und ein Ausführen einer Decodierung auf Prioritätsgrundlage für die codierten Daten auf Grundlage von Löschkoeffizienten, die mindestens einem Codewort der codierten Daten zugehörig sind.

    Paired programmable fuses
    9.
    发明专利

    公开(公告)号:GB2489570B

    公开(公告)日:2014-03-12

    申请号:GB201204914

    申请日:2010-12-17

    Applicant: IBM

    Abstract: A plurality of fuses are arranged in pairs and configured such that each pair of fuses represents a data bit when one fuse of the pair is blown; represents an un-programmed bit when no fuse of the pair is blown; and represents a zero-ized bit when both fuses of the pair are blown. A fuse programming system programs the fuses of the pairs such that each pair represents a bit, comprising blowing a first fuse of a pair to represent a “1” bit, blowing a second fuse of a pair to represent a “0” bit, and blowing both fuses of a pair to represent a zero-ized pair, whereby if neither fuse of a pair is blown represents a null, un-programmed bit.

Patent Agency Ranking