Abstract:
PROBLEM TO BE SOLVED: To provide a carry logic circuit, and to provide a binary adder circuit including selection logic. SOLUTION: This carry logic circuit generates a complementary carry signal by using a group generation signal and a group propagation signal. The selection logic generates one out of two preliminary sums according to the complementary carry signal. In this method for creating a carry logic circuit, a group generation logic function G I,I+1 =G I OR G I+1 AND P I is executed. When G I+1 =C I+1 and G I,I+1 =C I , the arrival times of the generation signals G I and G I+1 are investigated. When G I arrives before the G I+1 , a composite AND-OR-INVERT gate is used, and a NAND gate of a cascade connection couple is selected to the contrary. In order to generate the complementary carry signal, a logic function G I,I+1 '=G I ' AND G I+1 ' OR P I ' is executed. When the generation signal GI' arrives before GI+1', a composite OR-AND-INVERT gate is used, and a NOR gate of a cascade connection couple is selected to the contrary. COPYRIGHT: (C)2004,JPO
Abstract translation:要解决的问题:提供进位逻辑电路,并提供包括选择逻辑的二进制加法器电路。 解决方案:该进位逻辑电路通过使用组生成信号和组传播信号来生成互补进位信号。 选择逻辑根据互补进位信号产生两个初步和中的一个。 在这种用于产生进位逻辑电路的方法中,组生成逻辑函数G I,I + 1 SB> = G I / 并执行P I SB>。 当G I + 1 SB> = C I + 1 SB>和G I,I + 1 SB> = C I SB>时, 研究了生成信号G I SB>和G I + 1 SB>的到达时间。 当G I SB>到达G I + 1 SB>之前,使用复合AND-OR反相门,并且选择级联连接对的“与非”门相反 。 为了产生互补进位信号,逻辑函数G I,I + 1 SB>'= G I SB>'和G I + 1 < 或执行P I SB>。 当生成信号GI'在GI + 1'之前到达时,使用复合OR-和 - 反相门,并且选择级联连接对的或非门。 版权所有(C)2004,JPO
Abstract:
Es wird ein Mechanismus zum Minimieren der Leistungsaufnahme für den Betrieb einer Verarbeitungseinheit mit fester Frequenz bereitgestellt. Es wird eine Anzahl von Zeitschlitzen in einem Zeitfenster gezählt, in denen eine Drosselung der Verarbeitungseinheit mit fester Frequenz ausgeführt wird. Die Anzahl von Zeitschlitzen, in denen eine Drosselung ausgeführt wird, wird durch eine Gesamtanzahl von Zeitschlitzen im Zeitfenster geteilt, wobei ein Arbeitsleistungsverlust-(PLOSS-)Wert erzeugt wird. Es wird ermittelt, ob der der Verarbeitungseinheit mit fester Frequenz zugehörige (PLOSS-)Wert größer als ein zulässiger Arbeitsleistungsverlust-(APLOSS-)Wert ist. In Reaktion darauf, dass der PLOSS-Wert kleiner als der oder gleich dem APLOSS-Wert ist, wird ein Absenken der an die Verarbeitungseinheit mit fester Frequenz gelieferten Spannung eingeleitet.
Abstract:
Verfahren in einem Datenverarbeitungssystem zum Minimieren der Leistungsaufnahme für den Betrieb einer Verarbeitungseinheit mit fester Frequenz, wobei das Verfahren aufweist: Zählen einer Anzahl von Zeitschlitzen in einem Zeitfenster, in denen ein Drosseln der Verarbeitungseinheit mit fester Frequenz ausgeführt wird; Teilen der Anzahl von Zeitschlitzen, in denen ein Drosseln ausgeführt wird, durch eine Gesamtanzahl von Zeitschlitzen im Zeitfenster, wobei ein Arbeitsleistungsverlust-(PLOSS-)Wert erzeugt wird; Ermitteln, ob der der Verarbeitungseinheit mit fester Frequenz zugehörige (PLOSS-)Wert größer als ein zulässiger Arbeitsleistungsverlust-(APLOSS-)Wert ist; und in Reaktion darauf, dass der PLOSS-Wert kleiner als der oder gleich dem APLOSS-Wert ist, Einleiten eines Absenkens der an die Verarbeitungseinheit mit fester Frequenz gelieferten Spannung; Ermitteln, ob bei der Verarbeitungseinheit mit fester Frequenz ein Zeitsteuerungsproblem besteht; und in Reaktion auf ein bestehendes Zeitsteuerungsproblem Drosseln des Betriebs der Verarbeitungseinheit mit fester Frequenz, wobei die Reaktion zum Lösen des Zeitsteuerungsproblems schneller ist als die Reaktion zum Anpassen der an die Verarbeitungseinheit mit fester Frequenz gelieferten Spannung.
Abstract:
A mechanism is provided for minimizing power consumption for operation of a fixed-frequency processing unit. A number of timeslots are counted in a time window where throttling is engaged to the fixed-frequency processing unit. The number of timeslots where throttling is engaged is divided by a total number of timeslots within the time window, thereby producing a performance loss (PLOSS) value. A determination is made as to whether determining whether the (PLOSS) value associated with the fixed-frequency processing unit is greater than an allowed performance loss (APLOSS) value. Responsive to the PLOSS value being less than or equal to the APLOSS value, a decrease in voltage supplied to the fixed-frequency processing unit is initiated.
Abstract:
A mechanism is provided for minimizing power consumption for operation of a fixed-frequency processing unit. A number of timeslots are counted in a time window where throttling is engaged to the fixed-frequency processing unit. The number of timeslots where throttling is engaged is divided by a total number of timeslots within the time window, thereby producing a performance loss (PLOSS) value. A determination is made as to whether determining whether the (PLOSS) value associated with the fixed-frequency processing unit is greater than an allowed performance loss (APLOSS) value. Responsive to the PLOSS value being less than or equal to the APLOSS value, a decrease in voltage supplied to the fixed-frequency processing unit is initiated.