2.
    发明专利
    未知

    公开(公告)号:DE602005006277T2

    公开(公告)日:2009-07-16

    申请号:DE602005006277

    申请日:2005-08-16

    Abstract: The invention relates to an interface circuit, comprising: - an input terminal (14) for supplying an input signal (Vin), - a controlled current sink (11), which is connected to the input terminal (14) and takes up a current from the input terminal (14) according to a transmission signal (S10), - a current measurement arrangement (12), which determines a current taken up by the current sink and furnishes a current measurement signal (S12) depending on this determined current, - a logic circuit (13), to which the current measurement signal and the input signal (Vin) are taken and which produces a signal (Sout) depending on the input signal (Vin).

    3.
    发明专利
    未知

    公开(公告)号:DE602005006277D1

    公开(公告)日:2008-06-05

    申请号:DE602005006277

    申请日:2005-08-16

    Abstract: The invention relates to an interface circuit, comprising: - an input terminal (14) for supplying an input signal (Vin), - a controlled current sink (11), which is connected to the input terminal (14) and takes up a current from the input terminal (14) according to a transmission signal (S10), - a current measurement arrangement (12), which determines a current taken up by the current sink and furnishes a current measurement signal (S12) depending on this determined current, - a logic circuit (13), to which the current measurement signal and the input signal (Vin) are taken and which produces a signal (Sout) depending on the input signal (Vin).

    PULSMODULATIONSANORDNUNG UND PULSMODULATIONSVERFAHREN

    公开(公告)号:DE102011076692A1

    公开(公告)日:2011-12-01

    申请号:DE102011076692

    申请日:2011-05-30

    Abstract: Beschrieben wird ein Pulsfolgegenerator, der aufweist: einen ersten Pulsmodulator (208) mit einem Mehrbit-Eingang und einem ersten 1-Bit-Ausgang für eine 1-Bit-Pulsfolge; einen AND-Logikblock (212) mit einem ersten Eingang, der an den ersten 1-Bit-Ausgang des ersten Pulsmodulators (208) gekoppelt ist, und der einen zweiten Mehrbit-Eingang und einem Mehrbit-AND-Ausgang aufweist; und einen zweiten Pulsmodulator (216), mit einem Eingang, der an den Mehrbit-AND-Ausgang gekoppelt ist, und der einen zweiten 1-Bit-Ausgang für eine 1-Bit-Pulsfolge aufweist, die ein Produkt der Signale an den ersten und zweiten Mehrbit-Eingängen repräsentiert.

Patent Agency Ranking