System für einen rauscharmen Verstärker

    公开(公告)号:DE102015104621B4

    公开(公告)日:2021-10-14

    申请号:DE102015104621

    申请日:2015-03-26

    Abstract: Bank rauscharmer Verstärker (LNA, 200, 201), welche Folgendes aufweist:einen ersten LNA, der Folgendes aufweist:einen ersten Transistor (1) mit einem Steueranschluss, der mit einem ersten Eingang (210a; 230a) der LNA-Bank (200; 201) gekoppelt ist, undein erstes Ausgangsnetz, das mit einem Leitungspfad des ersten Transistors (1) und einem Ausgang der LNA-Bank gekoppelt ist, wobei das erste Ausgangsnetz so ausgelegt ist, dass es einen ersten Ausgangsimpedanztyp in einem ersten Frequenzband und einen zweiten Ausgangsimpedanztyp außerhalb des ersten Frequenzbands aufweist, undeinen zweiten LNA, der Folgendes aufweist:einen zweiten Transistor (2) mit einem Steueranschluss, der mit einem zweiten Eingang (210b; 230b) der LNA-Bank (200; 201) gekoppelt ist, undein zweites Ausgangsnetz, das mit einem Leitungspfad des zweiten Transistors (2) und dem Ausgang der LNA-Bank (200; 201) gekoppelt ist, wobei das zweite Ausgangsnetz so ausgelegt ist, dass es den ersten Ausgangsimpedanztyp in einem zweiten Frequenzband und den zweiten Ausgangsimpedanztyp außerhalb des zweiten Frequenzbands aufweist.

    System und Verfahren für einen rauscharmen Verstärker

    公开(公告)号:DE102015104621A1

    公开(公告)日:2015-10-01

    申请号:DE102015104621

    申请日:2015-03-26

    Abstract: Eine hier beschriebene Ausführungsform aufweist einen rauscharmen Verstärker (LNA) (180) mit mehreren getrennten Eingangsanschlüssen (182a, 182b, ..., 182n), mehreren Transistoren (1, 2, ..., n) und einem Ausgangsnetz, das mit einem ersten Referenzanschluss und einem einzigen Ausgang (190) des LNAs (180) gekoppelt ist. Jeder Transistor (1, 2, ..., n) weist einen Leitungspfad und einen Steueranschluss auf, der mit einem der mehreren getrennten Eingangsanschlüsse (182a, 182b, ..., 182n) gekoppelt ist. Das Ausgangsnetz ist auch mit dem Leitungspfad von jedem der mehreren Transistoren (1, 2, ..., n) gekoppelt.

    SYSTEM UND VERFAHREN FÜR EINE BUSSCHNITTSTELLE

    公开(公告)号:DE102013201544B4

    公开(公告)日:2016-09-29

    申请号:DE102013201544

    申请日:2013-01-30

    Abstract: Verfahren zum Betrieb einer Busschnittstellenschaltung, wobei das Verfahren Folgendes umfasst: Detektieren einer Startsequenz auf mehreren Eingangsanschlüssen (302, 304), wobei die mehreren Eingangsanschlüsse (302, 304) einen ersten Eingangsanschluss (302) und einen zweiten Eingangsanschluss (304) umfassen; Bestimmen, ob der erste Eingangsanschluss (302) ein Datenanschluss (DATA Pin 302) und der zweite Eingangsanschluss (304) ein Taktanschluss (CLK Pin 304) ist oder ob der erste Eingangsanschluss (302) ein Taktanschluss (CLK Pin 302) und der zweite Eingangsanschluss ein Datenanschluss (DATA Pin 304) ist, auf der Basis des Detektierens der Startsequenz; Routen des ersten Eingangsanschlusses (302) zu einem Dateneingang (DATA 312) und des zweiten Eingangsanschlusses (304) zu einem Takteingang (CLK 314), wenn bestimmt wird, dass der erste Eingangsanschluss (302) ein Datenanschluss (DATA Pin 302) und der zweite Eingangsanschluss (304) ein Taktanschluss (CLK Pin 304) ist; und Routen des ersten Eingangsanschlusses (302) zu dem Takteingang (CLK 314) und des zweiten Eingangsanschlusses (304) zu dem Dateneingang (DATA 312), wenn bestimmt wird, dass der erste Eingangsanschluss (302) ein Taktanschluss (CLK Pin 302) und der zweite Eingangsanschluss (304) ein Datenanschluss (DATA Pin 304) ist.

    SYSTEM UND VERFAHREN FÜR EINE BUSSCHNITTSTELLE

    公开(公告)号:DE102013201544A1

    公开(公告)日:2013-08-01

    申请号:DE102013201544

    申请日:2013-01-30

    Abstract: Gemäß einer Ausführungsform umfasst ein Verfahren zum Betrieb einer Busschnittstellenschaltung das Detektieren einer Startsequenz auf mehreren Eingangsanschlüssen, Bestimmen, ob ein erster Eingangsanschluss und ein zweiter Eingangsanschluss ein Datenanschluss bzw. ein Taktanschluss sind oder ob der erste Eingangsanschluss und der zweite Anschluss ein Taktanschluss bzw. ein Datenanschluss sind. Das Verfahren umfasst außerdem das Routen des ersten Eingangsanschlusses zu einem Datenanschluss und des zweiten Eingangsanschlusses zu einem Taktanschluss, wenn bestimmt wird, dass der erste Eingangsanschluss und der zweite Eingangsanschluss ein Datenanschluss bzw. ein Taktanschluss sind, und das Routen des ersten Eingangsanschlusses zu dem Taktanschluss und des zweiten Eingangsanschlusses zu dem Datenanschluss, wenn bestimmt wird, dass der erste Eingangsanschluss und der zweite Eingangsanschluss ein Taktanschluss bzw. ein Datenanschluss sind.

    Hochfrequenzschalter
    5.
    发明专利

    公开(公告)号:DE102016102686A1

    公开(公告)日:2016-08-18

    申请号:DE102016102686

    申请日:2016-02-16

    Abstract: Es werden Bipolartransistorschalter für Hochfrequenzsignale offenbart. Bei einer Ausführungsform umfasst eine Vorrichtung einen ersten Hochfrequenzanschluss, einen zweiten Hochfrequenzanschluss und eine Bipolarschaltervorrichtung (14) mit einem Bipolartransistor, wobei ein Emitteranschluss des Bipolartransistors mit dem ersten Hochfrequenzanschluss gekoppelt ist und wobei ein Kollektoranschluss des Bipolartransistors mit dem zweiten Hochfrequenzanschluss gekoppelt ist. Die Vorrichtung umfasst ferner eine Basisstromversorgungsschaltung (14), welche dazu ausgestaltet ist, einem Basisanschluss des Bipolartransistors selektiv einen Basisstrom zuzuführen.

Patent Agency Ranking