DIGITAL-ZU-ANALOG-WANDLER, SENDER, BASISSTATION, MOBILE VORRICHTUNG UND VERFAHREN FÜR EINEN DIGITAL-ZU-ANALOG-WANDLER

    公开(公告)号:DE102021130684A1

    公开(公告)日:2022-06-23

    申请号:DE102021130684

    申请日:2021-11-23

    Applicant: INTEL CORP

    Abstract: Ein Digital-zu-Analog-Wandler (DAC) ist bereitgestellt. Der DAC umfasst eine Codewandlerschaltung, die ausgebildet ist zum sequenziellen Empfangen erster digitaler Steuercodes zur Steuerung von N Digital-zu-Analog-Wandlerzellen. N ist eine ganze Zahl größer als eins. Die Codewandlerschaltung ist ferner ausgebildet, die ersten digitalen Steuercodes in zweite digitale Steuercodes umzuwandeln. Zusätzlich umfasst der DAC eine Bitverschieberschaltung, die ausgebildet ist zum Empfangen von Verschiebungscodes für die zweiten digitalen Steuercodes. Die Verschiebungscodes werden unter Verwendung einer dynamischen Elementanpassung erhalten und zeigen eine jeweilige zirkuläre Verschiebung um riBitpositionen für den i-ten zweiten digitalen Steuercode an, wobei rieine ganze Zahl kleiner als N-1 ist. Die Bitverschieberschaltung ist ferner ausgebildet, dritte digitale Steuercodes durch zirkuläres Verschieben der zweiten digitalen Codes basierend auf den Verschiebungscodes zu erzeugen. Zusätzlich umfasst der DAC eine Zellenaktivierungsschaltung, die ausgebildet ist, eine oder mehrere der N Digital-zu-Analog-Wandlerzellen basierend auf den dritten digitalen Steuercodes selektiv zu aktivieren.

    Konzept für einen gepufferten umgedrehten Spannungsfolger und für einen Spannungsregler mit niedrigem Dropout

    公开(公告)号:DE102018129910A1

    公开(公告)日:2020-05-28

    申请号:DE102018129910

    申请日:2018-11-27

    Applicant: INTEL CORP

    Abstract: Beispiele beziehen sich auf eine gepufferte umgedrehte Spannungsfolger-Schaltungsanordnung, Spannungsregler mit niedrigem Dropout, einen kapazitiven Digital-zu-Analog-Wandler, einen Sendeempfänger für drahtlose Kommunikation, eine mobile Kommunikationsvorrichtung, einen Basisstation-Sendeempfänger und auf ein Verfahren zum Bilden einer gepufferten umgedrehten Spannungsfolger-Schaltungsanordnung. Die gepufferte umgedrehte Spannungsfolger-Schaltungsanordnung umfasst einen ersten Transistor (M), der einen ersten Anschluss, einen zweiten Anschluss und einen Gate-Anschluss umfasst. Die gepufferte umgedrehte Spannungsfolger-Schaltungsanordnung umfasst einen zweiten Transistor (M), der einen ersten Anschluss, einen zweiten Anschluss und einen Gate-Anschluss umfasst. Die gepufferte umgedrehte Spannungsfolger-Schaltungsanordnung umfasst eine Pufferschaltung, die einen Eingangsanschluss und einen Ausgangsanschluss umfasst. Die gepufferte umgedrehte Spannungsfolger-Schaltungsanordnung umfasst eine Feed-Forward-Kompensationsschaltung (-g), die einen Eingangsanschluss und einen Ausgangsanschluss umfasst. Der erste Anschluss des ersten Transistors (M) ist mit einer Versorgungsspannung der umgedrehten Spannungsfolger-Schaltung gekoppelt. Der zweite Anschluss des ersten Transistors (M) ist mit dem ersten Anschluss des zweiten Transistors (M) und mit einem Ausgangsspannungsanschluss der gepufferten umgedrehten Spannungsfolger-Schaltungsanordnung gekoppelt. Der zweite Anschluss des zweiten Transistors (M) ist mit dem Eingangsanschluss der Pufferschaltung und mit dem Ausgangsanschluss der Feed-Forward-Kompensationsschaltung (-g) gekoppelt. Der Gate-Anschluss des ersten Transistors (M) ist mit dem Ausgangsanschluss der Pufferschaltung und mit dem Eingangsanschluss der Feed-Forward-Kompensationsschaltung (-g) gekoppelt.

Patent Agency Ranking