-
公开(公告)号:FR2714240A1
公开(公告)日:1995-06-23
申请号:FR9415427
申请日:1994-12-21
Applicant: KOREA ELECTRONICS TELECOMM , KOREA TELECOMMUNICATION
Inventor: LEE SANG HOON , KO JUNG HOON , LEE TAE HEE , SHIM CHANG SUP
Abstract: The system includes a 2:1 selection circuit (8) which selects one of two input signals which are output with time differences. The selection circuit consists of a number of multiplexers. A circuit (28) produces selection signals for the selection circuit and a further circuit (9) produces control signals for demultiplexing the selected data. The demultiplexer (10) operates on the selected data at low speed. Data from the demultiplexer is multiplexed (12) synchronously with the frame reference signal and the reference clock signal. The frame and clock reference signals are produced by another circuit (11).
-
公开(公告)号:FR2714240B1
公开(公告)日:1998-09-04
申请号:FR9415427
申请日:1994-12-21
Inventor: LEE SANG HOON , KO JUNG HOON , LEE TAE HEE , SHIM CHANG SUP
Abstract: Ce dispositif comprend des moyens de sélection 2:1 (8) pour sélectionner l'un de deux signaux d'entrée présentant des écarts temporels, des moyens (28) de production de signaux de sélection, des moyens (9) de production de signaux de commande pour le démultiplexage des données qui ont été sélectionnées, des moyens (10) de démultiplexage pour démultiplexer sous la forme de données à faible vitesse, les données qui ont été sélectionnées, des moyens (12) de multiplexage pour réaliser la synchronisation sur un signal synchrone de trame de référence et un signal d'horloge de référence et multiplexer les données délivrées par les moyens (10) de démultiplexage, et des moyens (11) de production de signaux de référence. Application notamment aux systèmes de transfert numérique de données.
-