-
公开(公告)号:BRPI0920457B1
公开(公告)日:2020-01-21
申请号:BRPI0920457
申请日:2009-10-09
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA
Inventor: SHUTAI OKAMURA , YUTAKA MURAKAMI
IPC: H03M13/19
Abstract: codificador, aparelho de transmissão, método de codificação e método de transmissão são mostrados um codificador, um dispositivo de transmissão e um método de codificação com os quais a quantidade de transmissão é reduzida e uma deterioração na eficiência de transmissão é suprimida, enquanto se melhora a qualidade de recepção quando qcldpc ou uma codificação de bloco similar é usada. uma unidade de regulagem de padrão de perfuração (620) busca por um padrão de perfuração para o qual cada múltiplo inteiro do número de colunas ou para cada divisor do número de colunas de uma matriz de sub-bloco que forma uma matriz de checagem (h) de um código de qc-ldpc, e uma unidade de perfuração (unidade de redução de dados) (630) comuta o padrão de perfuração para cada múltiplo inteiro do número de colunas ou para cada divisor do número de colunas da matriz de subbloco que forma a matriz de checagem do código de qc-ldpc.
-
公开(公告)号:MX2018012382A
公开(公告)日:2019-02-20
申请号:MX2018012382
申请日:2017-05-19
Applicant: PANASONIC IP CORP AMERICA
Inventor: YUTAKA MURAKAMI , MIKIHIRO OUCHI , TOMOHIRO KIMURA
IPC: H04B7/0413 , H04B7/0452 , H04B7/0456
Abstract: Se proporcionan M procesadores de señales que generan respectivamente señales moduladas para M aparatos de recepción (donde M es un entero igual a 2 o mayor), un procesador de multiplexación de señales, y N secciones de antena (donde N es un entero igual a 1 o mayor). En un caso de transmisión de múltiples flujos, cada uno de los M procesadores de señales genera dos señales mapeadas, genera primera y segunda señales precodificadas al precodificar las dos señales mapeadas, cambia periódicamente la fase de puntos de señal en el plano IQ con respecto a la segunda señal precodificada, produce la señal de fase cambiada, y produce la primera señal precodificada y la señales fase cambiada como dos señales moduladas. En un caso de transmisión de un solo flujo, cada uno de los M procesadores de señales produce una sola señal modulada. El procesador de multiplexación de señales multiplexa las señales moduladas producidas de los M procesadores de señales, y genera N señales multiplexadas. Las N secciones de antena transmiten respectivamente las N señales multiplexadas.
-
公开(公告)号:BR112018074457A2
公开(公告)日:2019-03-19
申请号:BR112018074457
申请日:2017-06-20
Applicant: PANASONIC IP CORP AMERICA
Inventor: MIKIHIRO OUCHI , TOMOHIRO KIMURA , YUTAKA MURAKAMI
IPC: H04B7/06 , H04B7/0413 , H04B7/0452 , H04B7/0456 , H04L27/26
Abstract: a presente invenção refere-se a um aparelho de transmissão provido com m (onde m é um inteiro pelo menos igual a 2) unidades de processamento de sinal as quais respectivamente geram sinais modulados com relação a m dispositivos de recepção, e uma unidade de antena. quando transmitindo uma pluralidade de fluxos para o dispositivo de recepção correspondente, cada unidade de processamento de sinal gera os primeiro e segundos sinais modulados modulando uma primeira sequência de bits que consistem em dois bits, e gera um terceiro e quartos sinais modulados modulando uma segunda sequência de bits que consistem em dois bits separados. a unidade de antena inclui uma primeira antena a qual transmite os primeiro e terceiros sinais modulados, e uma segunda antena a qual transmite os segundo e quartos sinais modulados. pelo menos um do sinal transmitido da primeira antena e do sinal transmitido da segunda antena é um sinal de fase trocada.
-
公开(公告)号:MX2018014598A
公开(公告)日:2019-03-14
申请号:MX2018014598
申请日:2017-06-20
Applicant: PANASONIC IP CORP AMERICA
Inventor: YUTAKA MURAKAMI , MIKIHIRO OUCHI , TOMOHIRO KIMURA
IPC: H04B7/0452 , H04B7/0413 , H04B7/0456 , H04B7/06 , H04L27/26
Abstract: Un aparato de transmisión incluye M procesadores de señales que generan respectivamente señales moduladas dirigidas a M aparatos de recepción, M es un número entero igual a o mayor que 2, y una sección de antenas. Cada procesador de señales modula una primera secuencia de bits constituida de dos bits para generar una primera señal modulada y una segunda señal modulada y modula una segunda secuencia de bits constituida de otros dos bits para generar una tercera señal modulada y una cuarta señal modulada, en caso de transmitir múltiples corrientes a un aparato correspondiente de los M aparatos de recepción. La sección de antenas incluye una primera antena que transmite la primera señal modulada y la tercera señal modulada y una segunda antena que transmite la segunda señal modulada y la cuarta señal modulada. Por lo menos cualquiera de las señales transmitidas desde la primera antena o las señales transmitidas desde la segunda antena son señales de fase cambiada.
-
公开(公告)号:BR112018071357A2
公开(公告)日:2019-02-05
申请号:BR112018071357
申请日:2017-05-19
Applicant: PANASONIC IP CORP AMERICA
Inventor: MIKIHIRO OUCHI , TOMOHIRO KIMURA , YUTAKA MURAKAMI
IPC: H04B7/0413 , H04B7/0452 , H04B7/0456
Abstract: a presente invenção refere-se a um dispositivo de transmissão provido com m (onde m é um inteiro pelo menos igual a 2) unidades de processamento de sinal as quais respectivamente geram sinais modulados para m dispositivos de recepção, uma unidade de processamento de sinal de multiplexação, e n (onde n é um inteiro pelo menos igual a 1) unidades de antena. quando transmitindo uma pluralidade de fluxos, cada uma das m unidades de processamento de sinal gera dois sinais mapeados, gera um primeiro e segundo sinais pré-codificados sujeitando os dois sinais mapeados à pré-codificação, periodicamente muda a fase de pontos de sinal no plano iq, com relação ao segundo sinal pré-codificado, e emite o sinal trocado de fase resultante e emite o primeiro sinal pré-codificado e o sinal trocado de fase como dois sinais modulados. quando transmitindo um fluxo, cada uma das m unidades de processamento de sinal emite um sinal modulado. a unidade de processamento de sinal de multiplexação multiplexa os sinais modulados emitidos das m unidades de processamento de sinal, para gerar n sinais multiplexados. as n unidades de antena transmitem cada dos n sinais multiplexados.
-
公开(公告)号:SG10201509954XA
公开(公告)日:2016-01-28
申请号:SG10201509954X
申请日:2011-12-01
Applicant: PANASONIC IP CORP AMERICA
Inventor: YUTAKA MURAKAMI , TOMOHIRO KIMURA , MIKIHIRO OUCHI
Abstract: Disclosed is a transmission scheme for transmitting a first modulated signal and a second modulated signal in the same frequency at the same time. According to the transmission scheme, a precoding weight multiplying unit multiplies a precoding weight by a baseband signal after a first mapping and a baseband signal after a second mapping and outputs the first modulated signal and the second modulated signal. In the precoding weight multiplying unit, precoding weights are regularly hopped.
-
7.
公开(公告)号:BR112013002605B1
公开(公告)日:2022-08-23
申请号:BR112013002605
申请日:2012-01-20
Applicant: PANASONIC CORP , PANASONIC IP CORP AMERICA , SUN PATENT TRUST
Inventor: YUTAKA MURAKAMI , TOMOHIRO KIMURA , MIKIHIRO OUCHI
Abstract: MÉTODO DE GERAÇÃO DE SINAL E DISPOSITIVO DE GERAÇÃO DE SINAL A presente invenção refere-se a um método de transmissão que transmite simultaneamente um primeiro sinal modulado e um segundo sinal modulado em uma frequência comum que executa pré-codificação em ambos os sinais com o uso de uma matriz de pré-codificação fixa e troca regularmente a fase de pelo menos um dos sinais, aprimorando por meio disso a qualidade de sinal de dados recebidos para um dispositivo de recepção.
-
公开(公告)号:ZA201806612B
公开(公告)日:2019-12-18
申请号:ZA201806612
申请日:2018-10-04
Applicant: PANASONIC IP CORP AMERICA
Inventor: YUTAKA MURAKAMI , TOMOHIRO KIMURA , MIKIHIRO OUCHI
Abstract: Provided are M signal processors that respectively generate modulated signals for M reception apparatuses (where M is an integer equal to 2 or greater), a multiplexing signal processor, and N antenna sections (where N is an integer equal to 1 or greater). In a case of transmitting multiple streams, each of the M signal processors generates two mapped signals, generates first and second precoded signals by precoding the two mapped signals, periodically changes the phase of signal points in the IQ plane with respect to the second precoded signal, outputs the phase-changed signal, and outputs the first precoded signal and the phase-changed signal as two modulated signals. In a case of transmitting a single stream, each of the M signal processor outputs a single modulated signal. The multiplexing signal processor multiplexes the modulated signals output from the M signal processors, and generates N multiplexed signals. The N antenna sections respectively transmit the N multiplexed signals.
-
公开(公告)号:BR112018071436A2
公开(公告)日:2019-02-05
申请号:BR112018071436
申请日:2017-04-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: MIKIHIRO OUCHI , TOMOHIRO KIMURA , YUTAKA MURAKAMI
IPC: H04B7/0456
Abstract: a presente invenção refere-se a um primeiro sinal de pré-conversão em código e um segundo sinal de pré-conversão em código que são gerados submetendo-se um primeiro sinal de banda de base e um segundo sinal de banda de base a processamento de pré-conversão em código, em que um sinal-piloto é inserido no primeiro sinal de pré-conversão em código, o segundo sinal de pré-conversão em código é submetido à alteração de fase, um sinal-piloto é inserido no segundo sinal de pré-conversão em código submetido à alteração de fase, e o segundo sinal de pré-conversão no qual o sinal-foi piloto inserido após a alteração de fase ter sido adicionalmente submetida à alteração de fase.
-
公开(公告)号:MX2018012764A
公开(公告)日:2019-01-10
申请号:MX2018012764
申请日:2017-04-11
Applicant: PANASONIC IP CORP AMERICA
Inventor: YUTAKA MURAKAMI , MIKIHIRO OUCHI , TOMOHIRO KIMURA
IPC: H04B7/0456
Abstract: Se describe un procedimiento de precodificación que se realiza sobre una primera señal de banda de base y una segunda señal de banda de base para generar una primera señal precodificante y una segunda señal precodificante. Una señal piloto se inserta dentro de la primera señal precodificante y se realiza cambio de fase sobre la segunda señal precodificante. Una señal piloto se inserta en la segunda señal precodificante cambiada en fase y el cambio de fase se realiza adicionalmente sobre la segunda señal precodificante cambiada en fase con la señal piloto insertada.
-
-
-
-
-
-
-
-
-