Dispositifs et procédés de sécurisation d’un système sur puce

    公开(公告)号:FR3111438B1

    公开(公告)日:2022-08-05

    申请号:FR2006059

    申请日:2020-06-10

    Abstract: Dispositifs et procédés de sécurisation d’un système sur puce Système sur puce (500) comprenant un ensemble d’éléments mémoires programmables une seule fois (100) qui comprend une première configuration valide ; une deuxième configuration valide ; et une pluralité de configurations non valides. Le système sur puce comprend aussi un indicateur de programmation (512) ayant initialement une première valeur et agencé pour être réglé de manière permanente à une deuxième valeur. Le système sur puce comprend en outre un circuit décodeur (502) en communication avec l’ensemble d’éléments mémoires programmables une seule fois pour déterminer si l’ensemble d’éléments mémoires programmables une seule fois est dans la première configuration valide, la deuxième configuration valide ou l’une quelconque de la pluralité de configurations non valides. Le circuit décodeur génère un signal de détection de menace lorsque l’ensemble d’éléments mémoires programmables une seule fois est dans l’une quelconque de la pluralité de configurations non valides lorsque l’indicateur de programmation est en permanence réglé à la deuxième valeur. Figure pour l'abrégé : Fig. 5

    Dispositifs et procédés de sécurisation d’un système sur puce

    公开(公告)号:FR3111438A1

    公开(公告)日:2021-12-17

    申请号:FR2006059

    申请日:2020-06-10

    Abstract: Dispositifs et procédés de sécurisation d’un système sur puce Système sur puce (500) comprenant un ensemble d’éléments mémoires programmables une seule fois (100) qui comprend une première configuration valide ; une deuxième configuration valide ; et une pluralité de configurations non valides. Le système sur puce comprend aussi un indicateur de programmation (512) ayant initialement une première valeur et agencé pour être réglé de manière permanente à une deuxième valeur. Le système sur puce comprend en outre un circuit décodeur (502) en communication avec l’ensemble d’éléments mémoires programmables une seule fois pour déterminer si l’ensemble d’éléments mémoires programmables une seule fois est dans la première configuration valide, la deuxième configuration valide ou l’une quelconque de la pluralité de configurations non valides. Le circuit décodeur génère un signal de détection de menace lorsque l’ensemble d’éléments mémoires programmables une seule fois est dans l’une quelconque de la pluralité de configurations non valides lorsque l’indicateur de programmation est en permanence réglé à la deuxième valeur. Figure pour l'abrégé : Fig. 5

Patent Agency Ranking