-
公开(公告)号:FR3085246B1
公开(公告)日:2020-09-18
申请号:FR1857618
申请日:2018-08-23
Applicant: ST MICROELECTRONICS CROLLES 2 SAS
Inventor: MALINGE PIERRE , LALANNE FREDERIC
IPC: H01L27/146 , H04N5/335
Abstract: Capteur d'images intégré (DIS) adapté à un mode de commande dit à obturation globale comportant une matrice de pixels dans laquelle chaque pixel (PX) comporte une première partie de circuit (P1) apte à intégrer et stocker à l'abri de la lumière des électrons issus d'une illumination (LX) de la matrice de façon à former un premier signal, une deuxième partie de circuit (P2) apte à intégrer les trous issus de ladite illumination (LX) de façon à former un deuxième signal et apte à stocker le deuxième signal à l'abri de la lumière, et une troisième partie de circuit (P3) apte à lire le premier signal et le deuxième signal, et apte à réaliser des opérations de combinaisons entre le premier signal et le deuxième signal afin de générer un signal combiné, l'ensemble des signaux combinés étant destiné à former une image.
-
公开(公告)号:FR3120264A1
公开(公告)日:2022-09-02
申请号:FR2101914
申请日:2021-02-26
Inventor: TUBERT CEDRIC , MALINGE PIERRE , VIGNETTI MATTEO MARIA
IPC: G01S17/894 , H04N13/25
Abstract: Capteur de temps de vol indirect La présente description concerne un capteur. Chaque pixel (100) du capteur comprend des ensembles (E1, E2) comportant chacun une zone mémoire (mem1, mem2) et un dispositif de transfert (1061, 1062) couplant la zone mémoire à une zone de photoconversion (PD), et un dispositif d'initialisation (108) des zones mémoires. Le capteur comprend un premier circuit commandant les dispositifs de transfert (1061, 1062), et un deuxième circuit commandant les dispositifs d'initialisation (108). Lors de chaque phase d'intégration, le deuxième circuit commande la fin d'une phase d'initialisation des zones mémoires (mem1, mem2) de premiers pixels au début de la phase d'intégration, et la fin d'une phase d'initialisation des zones mémoires de deuxièmes pixels à un instant postérieur au début de la phase de d'intégration. Figure pour l'abrégé : Fig. 2
-
公开(公告)号:FR3096856A1
公开(公告)日:2020-12-04
申请号:FR1905862
申请日:2019-06-03
Inventor: SIMONY LAURENT , MALINGE PIERRE
IPC: H04N5/353 , H01L27/146 , H04N5/3745
Abstract: Capteur d'image et son procédé de commande La présente description concerne un capteur comprenant des pixels (1) comportant chacun :un premier transistor (118) et un premier interrupteur (120) en série entre un premier noeud (124) et un noeud (122) interne du pixel, une grille du premier transistor (118) étant couplée à un deuxième noeud (106) ;un élément capacitif (110) dont une première borne est connectée au deuxième noeud ; et plusieurs ensembles (A, B) comprenant chacun une capacité (128) en série avec un deuxième interrupteur (130) connecté au noeud interne, le capteur comprenant un circuit (150) configuré pour, lors de chaque mémorisation d'une tension dans un des ensembles (A, B), commander l'interruption d'un courant entre le premier noeud (124) et le noeud interne (122) :en commutant un premier potentiel (Vech) appliqué à une deuxième borne (112) de l'élément capacitif ; ou en ouvrant le premier interrupteur (120). Figure pour l'abrégé : Fig. 1
-
公开(公告)号:FR3096855B1
公开(公告)日:2022-08-05
申请号:FR1905868
申请日:2019-06-03
Inventor: MALINGE PIERRE , LALANNE FREDERIC , SIMONY LAURENT
IPC: H04N5/353 , H01L27/146 , H04N5/3745
Abstract: Capteur d'image et son procédé de commande La présente description concerne un capteur d'image comprenant des pixels (1) comportant chacun :un premier transistor (118) et un premier interrupteur (120) connectés en série entre un premier noeud (124) d'application d'un potentiel (VD) et un noeud (122) interne du pixel, une grille du premier transistor (118) étant couplée à un noeud (106) de diffusion flottant du pixel ;un élément capacitif (110) dont une première borne est connectée au noeud de diffusion flottant du pixel ; et plusieurs ensembles (A, B) comprenant chacun une capacité (128) connectée en série avec un deuxième interrupteur (130) reliant la capacité au noeud interne (122),le capteur comprenant en outre un circuit (150) configuré pour, lors de chaque mémorisation d'une tension dans un des ensembles (A, B) d'un pixel, commander une augmentation d'une valeur déterminée d'une différence de potentiel entre le noeud de diffusion flottant et le noeud interne du pixel. Figure pour l'abrégé : Fig. 1
-
公开(公告)号:FR3096856B1
公开(公告)日:2021-06-25
申请号:FR1905862
申请日:2019-06-03
Inventor: SIMONY LAURENT , MALINGE PIERRE
IPC: H04N5/353 , H01L27/146 , H04N5/3745
Abstract: Capteur d'image et son procédé de commande La présente description concerne un capteur comprenant des pixels (1) comportant chacun :un premier transistor (118) et un premier interrupteur (120) en série entre un premier noeud (124) et un noeud (122) interne du pixel, une grille du premier transistor (118) étant couplée à un deuxième noeud (106) ;un élément capacitif (110) dont une première borne est connectée au deuxième noeud ; et plusieurs ensembles (A, B) comprenant chacun une capacité (128) en série avec un deuxième interrupteur (130) connecté au noeud interne, le capteur comprenant un circuit (150) configuré pour, lors de chaque mémorisation d'une tension dans un des ensembles (A, B), commander l'interruption d'un courant entre le premier noeud (124) et le noeud interne (122) :en commutant un premier potentiel (Vech) appliqué à une deuxième borne (112) de l'élément capacitif ; ou en ouvrant le premier interrupteur (120). Figure pour l'abrégé : Fig. 1
-
公开(公告)号:FR3095720A1
公开(公告)日:2020-11-06
申请号:FR1904587
申请日:2019-04-30
Inventor: RAYNOR JEFF M , LALANNE FREDERIC , MALINGE PIERRE
IPC: H01L27/146
Abstract: Pixels de capteur d’image présentant un pas réduit La présente description concerne un capteur d’image comprenant des premier et second pixels (PIX#1, PIX#2), dans lequel un ou plusieurs transistors (M11, M21, M31) du premier pixel partagent une région active (406) avec un ou plusieurs transistors (M12, M22, M32) du second pixel. Figure pour l'abrégé : Fig. 4
-
公开(公告)号:FR3062519A1
公开(公告)日:2018-08-03
申请号:FR1750769
申请日:2017-01-31
Applicant: ST MICROELECTRONICS CROLLES 2 SAS
Inventor: HERAULT DIDIER , MALINGE PIERRE
IPC: H01L27/146 , H04N5/355
Abstract: L'invention concerne un capteur d'images comportant une pluralité de pixels (100) comportant chacun une première photodiode (PPD1) reliée à un noeud capacitif de lecture (SN) par un premier transistor (101), et une deuxième photodiode (PPD2) reliée à un premier noeud capacitif de stockage (ST_M) par un deuxième transistor (107), le premier noeud capacitif (ST_M) étant relié au noeud de lecture (SN) par un troisième transistor (113), et le noeud de lecture (SN) étant relié à un noeud (VRT) d'application d'un potentiel de réinitialisation par un quatrième transistor (105).
-
公开(公告)号:FR3087607A1
公开(公告)日:2020-04-24
申请号:FR1859583
申请日:2018-10-17
Applicant: ST MICROELECTRONICS CROLLES 2 SAS
Inventor: MALINGE PIERRE
IPC: H04N5/372 , H01L27/148 , H04N5/357
Abstract: Dispositif imageur (DIS) comportant une matrice (MAT) de pixels dans laquelle chaque pixel (PX) comprend : - une zone photosensible (PH) configurée pour intégrer un signal lumineux (SL) ; - une borne (VRTPIX) configurée pour délivrer un signal de référence ; - un premier nœud de stockage capacitif (VST1) configuré pour recevoir un signal représentatif du nombre de charges générées par ladite zone photosensible (PH) ; - un deuxième nœud de stockage capacitif (VST2) configuré pour recevoir ledit signal de référence ; - un premier transistor de transfert (M5) couplé entre le premier nœud de stockage capacitif (VST1) et la zone photosensible (PH), et un deuxième transistor de transfert (M8) couplé entre le deuxième nœud de stockage capacitif (VST2) et la borne (VRTPIX), les deux transistors de transfert (M5, M8) ayant une électrode de conduction commune et un substrat commun (SUB), ledit substrat commun (SUB) étant couplé au premier nœud de stockage capacitif (VST1).
-
公开(公告)号:FR3085246A1
公开(公告)日:2020-02-28
申请号:FR1857618
申请日:2018-08-23
Applicant: ST MICROELECTRONICS CROLLES 2 SAS
Inventor: MALINGE PIERRE , LALANNE FREDERIC
IPC: H01L27/146 , H04N5/335
Abstract: Capteur d'images intégré (DIS) adapté à un mode de commande dit à obturation globale comportant une matrice de pixels dans laquelle chaque pixel (PX) comporte une première partie de circuit (P1) apte à intégrer et stocker à l'abri de la lumière des électrons issus d'une illumination (LX) de la matrice de façon à former un premier signal, une deuxième partie de circuit (P2) apte à intégrer les trous issus de ladite illumination (LX) de façon à former un deuxième signal et apte à stocker le deuxième signal à l'abri de la lumière, et une troisième partie de circuit (P3) apte à lire le premier signal et le deuxième signal, et apte à réaliser des opérations de combinaisons entre le premier signal et le deuxième signal afin de générer un signal combiné, l'ensemble des signaux combinés étant destiné à former une image.
-
公开(公告)号:FR3062519B1
公开(公告)日:2019-03-29
申请号:FR1750769
申请日:2017-01-31
Applicant: ST MICROELECTRONICS CROLLES 2 SAS
Inventor: HERAULT DIDIER , MALINGE PIERRE
IPC: H01L27/146 , H04N5/355
Abstract: L'invention concerne un capteur d'images comportant une pluralité de pixels (100) comportant chacun une première photodiode (PPD1) reliée à un noeud capacitif de lecture (SN) par un premier transistor (101), et une deuxième photodiode (PPD2) reliée à un premier noeud capacitif de stockage (ST_M) par un deuxième transistor (107), le premier noeud capacitif (ST_M) étant relié au noeud de lecture (SN) par un troisième transistor (113), et le noeud de lecture (SN) étant relié à un noeud (VRT) d'application d'un potentiel de réinitialisation par un quatrième transistor (105).
-
-
-
-
-
-
-
-
-