-
公开(公告)号:FR3050318B1
公开(公告)日:2018-05-11
申请号:FR1653451
申请日:2016-04-19
Applicant: ST MICROELECTRONICS ROUSSET
Inventor: RIVERO CHRISTIAN , ESCALES JEAN-PHILIPPE
IPC: H01L23/60 , H01L23/482
Abstract: Utilisation d'un empilement comportant une double passivation (CPSI, CPSS) et localement gravé de façon à découvrir des plots de contact (PLCT) d'un circuit intégré situés au dessus du dernier niveau de métallisation d'une partie d'interconnexion du circuit intégré, pour protéger ledit circuit intégré contre un claquage d'au moins une région diélectrique au moins en partie poreuse séparant deux éléments électriquement conducteurs de la partie d'interconnexion du circuit intégré, claquage provoqué par une conduction électrique assistée par la présence de défauts au sein de ladite au moins une région diélectrique.