CIRCUIT DE COMPTAGE D'IMPULSIONS
    1.
    发明专利

    公开(公告)号:FR3051086B1

    公开(公告)日:2019-07-26

    申请号:FR1654078

    申请日:2016-05-04

    Abstract: L'invention concerne un circuit de comptage d'impulsions fournies par un circuit ayant au moins deux bornes (251, 231) de fourniture de signaux impulsionnels inversés, comportant : un premier compteur (91) des impulsions d'un premier signal impulsionnel fournissant un premier compte ; un deuxième compteur (93) des impulsions d'un deuxième signal impulsionnel fournissant un deuxième compte ; et un élément (95) de sélection de l'un des comptes.

    PROTECTION D'UN ALGORITHME DE CHIFFREMENT

    公开(公告)号:FR2935503A1

    公开(公告)日:2010-03-05

    申请号:FR0855765

    申请日:2008-08-28

    Abstract: L'invention concerne un procédé de protection de l'exécution d'un algorithme de chiffrement ou de déchiffrement contre l'introduction d'une perturbation dans une étape mettant en oeuvre une ou plusieurs premières valeurs obtenues à partir de deuxième valeurs censées être invariantes et stockées dans une mémoire non volatile (14), dans lequel, lors d'une exécution de l'algorithme . une signature courante (SIGN') des premières valeurs est calculée ; cette signature courante est combinée avec une signature de référence (SIGN) préalablement mémorisée en mémoire non volatile (14) ; et le résultat de cette combinaison est pris en compte au moins dans l'étape de l'algorithme mettant en oeuvre lesdites premières valeurs.

    STRUCTURE DE MULTIPLEXEUR
    3.
    发明专利

    公开(公告)号:FR3051085B1

    公开(公告)日:2020-02-14

    申请号:FR1654080

    申请日:2016-05-04

    Abstract: L'invention concerne un multiplexeur logique (7), deux vers un, comportant : deux bornes d'entrée (A, B) ; une borne de sortie (Z) ; une borne de commande (S) ; et un multiple de quatre multiplexeurs unitaires deux vers un (72, 74, 76, 78) raccordés en série, un premier multiplexeur unitaire (72) ayant ses entrées connectées aux bornes d'entrée, un dernier multiplexeur unitaire (78) ayant sa sortie connectée à la borne de sortie et les autres multiplexeurs unitaires (74, 76) ayant leurs entrées respectives interconnectées à la sortie du multiplexeur précédent dans l'association en série, une moitié des multiplexeurs unitaires étant commandée en inverse (75) par rapport à une autre moitié.

    4.
    发明专利
    未知

    公开(公告)号:AT505871T

    公开(公告)日:2011-04-15

    申请号:AT09168506

    申请日:2009-08-24

    Abstract: The method involves calculating a current signature (SIGN') of primary values stored in non-volatile memories (14, 15). The current signature is combined with a reference signature (SIGN) previously stored in the nonvolatile memory. The combination result is taken into account in a stage of encryption or decryption algorithm using the primary values, where the primary values are calculated from the secondary values at random quantity. An independent claim is also included for an electronic processing circuit for protection of execution of an encryption or decryption algorithm against introduction of disturbance in an implementing step used for implementing primary values obtained from secondary values stored in a non-volatile memory.

    GENERATEUR DE NOMBRES D'OSCILLATIONS

    公开(公告)号:FR3051084B1

    公开(公告)日:2019-08-02

    申请号:FR1654082

    申请日:2016-05-04

    Abstract: L'invention concerne un circuit (20) de génération d'un nombre d'oscillations comportant : une première branche comprenant au moins une ligne à retard (21) apportant des retards symétriques sur fronts montants et sur fronts descendants et au moins un élément retardateur asymétrique (22) apportant des retards différents sur fronts montants et sur fronts descendants ; une deuxième branche, rebouclée sur la première et comprenant au moins une ligne à retard (27) apportant des retards symétriques sur fronts montants et sur front descendants.

    PROCEDE ET DISPOSITIF DE SURVEILLANCE DE L'EXECUTION D'UN CODE PROGRAMME

    公开(公告)号:FR3047585B1

    公开(公告)日:2018-03-09

    申请号:FR1651001

    申请日:2016-02-09

    Inventor: MARTINEZ ALBERT

    Abstract: Dans ce procédé de surveillance de l'exécution d'un code programme par un code programme de surveillance, on stocke dans une même mémoire programme (MEM) des instructions (3) du code programme et des instructions (4) de surveillance du code programme, on extrait simultanément de la mémoire programme (MEM) chaque instruction à surveiller (3) et les instructions de surveillance associées (4), et on exécute l'instruction à surveiller et les instructions de surveillance.

    LIGNE A RETARD CONFIGURABLE
    10.
    发明专利

    公开(公告)号:FR3064136B1

    公开(公告)日:2020-02-28

    申请号:FR1752066

    申请日:2017-03-14

    Inventor: MARTINEZ ALBERT

    Abstract: L'invention concerne un élément retardateur (8), comportant : une première porte logique de type OU Exclusif (82), dont une première entrée (C) définit une borne d'entrée (83) de l'élément ; et une deuxième porte logique de type OU Exclusif (84) dont une première entrée (C) est connectée en sortie de la première porte et dont une sortie définit une borne de sortie (85) de l'élément, des deuxièmes entrées (D) des deux portes étant interconnectées à une deuxième borne d'entrée (87) de l'élément.

Patent Agency Ranking