Abstract:
L'invention concerne un générateur (10) d'un signal (out) comprenant une mémoire (12) dans laquelle sont stockées des instructions, chaque instruction comprenant une portion de code (op_code) et une portion d'argument (arg) ; un moyen (20) de lecture successive d'instructions stockées dans la mémoire ; un moyen (14) de décodage adapté à recevoir, pour chaque instruction lue, la portion de code de l'instruction et à fournir un signal d'activation (set_val) qui dépend de la portion de code ; et un moyen (18) de fourniture dudit signal adapté à recevoir, pour chaque instruction lue, la portion d'argument de l'instruction et adapté, en fonction du signal d'activation, à mémoriser la portion d'argument et à fournir ledit signal égal à la portion d'argument ou à fournir ledit signal égal à la portion d'argument précédemment mémorisée.