-
公开(公告)号:EP1521363A1
公开(公告)日:2005-04-06
申请号:EP04104837.2
申请日:2004-10-01
Applicant: ST MICROELECTRONICS S.A.
Inventor: Dupont, François , Poveda, Patrick
IPC: H03H7/48
CPC classification number: H03H7/487
Abstract: L'invention concerne un coupleur non directif, comportant une jonction semiconductrice (35) en série avec un condensateur (36), la jonction semiconductrice étant réalisée pour que la fréquence seuil en deçà de laquelle elle a un comportement de redresseur soit inférieure à la fréquence de travail du coupleur.
Abstract translation: 耦合器具有与电容器(36)串联的PN结(35),并且通过外延层中的PIN二极管实现,使得阈值频率低于耦合器的工作频率。 结不校正信号的阈值频率基于外延层上的厚度。 电容器的值大于10皮法。
-
公开(公告)号:EP1863116B1
公开(公告)日:2009-01-21
申请号:EP07109045.0
申请日:2007-05-28
Applicant: ST MICROELECTRONICS S.A.
Inventor: Dupont, François , Ezzeddine, Hilal
IPC: H01P5/18
CPC classification number: H01P5/186
-
公开(公告)号:EP1863116A1
公开(公告)日:2007-12-05
申请号:EP07109045.0
申请日:2007-05-28
Applicant: ST MICROELECTRONICS S.A.
Inventor: Dupont, François , Ezzeddine, Hilal
IPC: H01P5/18
CPC classification number: H01P5/186
Abstract: L'invention concerne un coupleur directif, comportant : une première structure (20) à lignes distribuées dont une première ligne conductrice (11') est destinée à véhiculer un signal principal entre deux bornes d'extrémité (IN, DIR) et dont une deuxième ligne conductrice (12'), couplée à la première, est destinée à véhiculer un signal secondaire proportionnel au signal principal ; et une deuxième structure (30) à éléments localisés comportant, entre une première borne (CPLD) du coupleur destinée à extraire le signal secondaire et une première extrémité (ICPLD) de la deuxième ligne, deux atténuateurs (31, 32) en série entre lesquels est intercalé un filtre passe-bas (35) et, entre une deuxième borne (ISO) du coupleur et la deuxième extrémité (IISO) de la deuxième ligne, au moins un atténuateur (33).
Abstract translation: 本发明涉及一种定向耦合器,包括:具有分布式线路的第一结构(20),用于在两个端部端子(IN,DIR)之间传送主信号的第一导线(11'), 耦合到第一导线的导线(12')旨在传送与主信号成比例的第二信号; 和第二局部元件结构(30),在用于提取次级信号的耦合器的第一端子(CPLD)和第二线路的第一端子(ICPLD)之间具有串联的两个衰减器(31,32) 插入低通滤波器(35),并且在耦合器的第二端子(ISO)和第二线路的第二端(IISO)之间插入至少一个衰减器(33)。
-
公开(公告)号:EP1521363B1
公开(公告)日:2007-12-12
申请号:EP04104837.2
申请日:2004-10-01
Applicant: ST MICROELECTRONICS S.A.
Inventor: Dupont, François , Poveda, Patrick
IPC: H03H7/48
CPC classification number: H03H7/487
-
-
-