-
公开(公告)号:EP1863179A1
公开(公告)日:2007-12-05
申请号:EP07109145.8
申请日:2007-05-29
Applicant: ST MICROELECTRONICS S.A.
Inventor: RICARD, Nicolas , MORO, Jean-Luc
IPC: H03K19/0185
CPC classification number: H03K3/356113
Abstract: L'invention concerne un dispositif décaleur de niveau d'un signal d'amplitude relativement faible fonction d'une première tension d'alimentation (Vdd) en un signal d'amplitude relativement élevée fonction d'une deuxième tension d'alimentation (Vcc), comportant, entre une première borne (1) d'application de la deuxième tension d'alimentation et une première borne (44) d'entrée, une branche de deux transistors (P2, N4) de types opposés en série dont le point milieu définit une borne de sortie (OUT), les bornes de commande des transistors étant reliées à des bornes (46, 45) d'application de potentiels de polarisation haut et bas par des éléments résistifs (R2, R4), une deuxième borne d'entrée (43), recevant l'inverse du signal appliqué sur la première borne, étant reliée aux bornes de commande des transistors par des éléments capacitifs (C2, C4) et la première borne d'entrée étant reliée aux bornes d'application des potentiels de polarisation par des éléments capacitifs (C1, C3) en série avec des éléments résistifs (R1, R3).
Abstract translation: 该器件具有串联连接的P和N沟道晶体管(P2,N4)的分支,中间点限定输出端子(OUT)。 晶体管的控制端子分别通过电阻元件(R2,R4)连接到高和低极化电位施加端子(46,45)。 接收施加在输出端子(44)上的信号的反相的输出端子(43)通过电容元件(C2,C4)连接到每个控制端子。 端子(43)通过与电阻元件(R1,R3)串联的电容元件(C1,C3)与端子(45,46)连接。
-
公开(公告)号:EP1863179B1
公开(公告)日:2009-12-30
申请号:EP07109145.8
申请日:2007-05-29
Applicant: ST MICROELECTRONICS S.A.
Inventor: RICARD, Nicolas , MORO, Jean-Luc
IPC: H03K3/356 , H03K19/0185
CPC classification number: H03K3/356113
-