Abstract:
A digital delta-sigma modulator including a signal input for receiving N-bit digital samples, digital filter means connected to the signal input for performing add/subtract and integration operations using redundant arithmetic encoding to give filtered digital samples, and quantization means for performing a non-exact quantization operation to give n-bit output digital samples, where n is less than N. The input of the quantization means is connected within the digital filter means.
Abstract:
Le procédé de conversion analogique/numérique du type logarithmique d'un signal analogique d'entrée comprend une amplification logarithmique à compression progressive (MAL) du signal d'entrée (Vin) délivrant une séquence de plusieurs signaux analogiques secondaires (Vi), l'évolution des valeurs de certains au moins des signaux secondaires en fonction des valeurs du signal analogique d'entrée comportant des zones (Zi) correspondant à une évolution linéaire des signaux secondaires en fonction de celle du signal d'entrée exprimée dans une échelle logarithmique, une comparaison (CMP) de certains au moins des signaux secondaires de ladite séquence avec un signal de référence commun (Vref) dont la valeur se situe dans chacune desdites zones, fournissant une information de code thermométrique (IDTC), et une élaboration d'un premier mot numérique (MN1) à partir de l'information de code thermo métrique.
Abstract:
The method involves generating a filtered sampled signal (SF) according to a redundant arithmetic coding e.g. borrow-save coding. An output signal (Y) sampled on n bits is generated by using non-exact quantization. The generation of the output signal is anticipated, where the generation of the output signal is parallely carried out at the final elementary processing of the generation of the filtered sampled signal. An independent claim is also included for a digital delta-sigma modulator comprising a digital filtering unit.
Abstract:
Un circuit de filtrage en treillis accordable comportant une première et une seconde entrée (in1, in2) et une première et seconde sortie (o1, o2). Le circuit comporte deux branches séries (respectivement 10, 20) et deux branches parallèles (30, 40). Les première et seconde branches séries comportent un circuit résonant (CRR) présentant une première fréquence de résonance série tandis que les troisième et quatrième branches parallèles présentent une seconde fréquence de résonance série de valeur plus basse que la première fréquence de résonance série. Les première et seconde fréquences de résonances séries sont réglables au moyen d'une grandeur analogique de commande (Vc) ;Le circuit de filtrage est caractérisé en ce qu'il comporte une boucle d'asservissement de ladite grandeur analogique basée sur un critère d'égalité entre les modules des impédances Zs et Zp.
Abstract:
L'invention porte sur un dispositif électronique, qui comprend un circuit principal comportant :deux amplificateurs linéaires principaux (AP1, AP2) ayant des facteurs d'amplification respectivement commandables (gm1, gm2) par deux signaux de commande principaux (Vcde1, Vcde2), aptes à recevoir respectivement deux signaux d'entrée et à délivrer deux signaux de sortie, les niveaux des deux signaux d'entrée étant dans un rapport N, etdes moyens de contrôle (MC) aptes à ajuster la valeur d'au moins l'un des deux signaux de commande principaux de façon à égaliser les signaux de sortie, les deux facteurs d'amplification étant alors dans le même rapport N.
Abstract:
Transconductance filtering circuit has filtering means which can be configured using several similar elementary cells with interconnection means that can be controlled. Each elementary element comprises a two capacitors and an amplifier block of known transconductance connected in series with the capacitors. The block has two amplifiers whose transconductances oppose each other. Command means are also provided for controlling the interconnection of the elements dependent on the filtering required. The invention also relates to a corresponding filter element.
Abstract:
Le modulateur delta-sigma numérique comprend une entrée de signal pour recevoir des échantillons numériques de N bits, des moyens numériques de filtrage connectés à l'entrée de signal et aptes à effectuer des opérations d'addition/soustraction et d'intégration selon un codage en arithmétique redondante pour délivrer des échantillons numériques filtrés et des moyens de quantification aptes à effectuer une opération de quantification non exacte pour délivrer des échantillons numériques de sortie de n bits, n étant inférieur à N. L'entrée des moyens de quantification est connectée au sein des moyens numériques de filtrage.
Abstract:
1. Circuit de filtrage présentant une structure en treillis comportant une première et une seconde entrée (in1, in2) ainsi qu'une première et seconde sortie (o1, o2). Le circuit comporte deux impédances série Zs (10, 20) et deux impédances parallèles (30, 40) qui comportent chacune un résonateur acoustique (11) associé à deux composants inductif et capacitif (12, 13) ajustable au moyen d'une première grandeur de commande (VC1). Les seconde et quatrième impédance (20, 40) comportant chacune un résonateur acoustique (41) associé à deux composants inductif et capacitif (42, 43) et ajustable au moyen d'une seconde grandeur de commande (VC2). Un circuit de commande génère des grandeurs VC1 et VC2 comportant simultanément un potentiel de mode commun et un potentiel de mode différentiel permettant l'apparition d'une première et d'une seconde bande passante exploitable pour la réalisation de deux filtres passe-bandes.