-
公开(公告)号:FR2964809A1
公开(公告)日:2012-03-16
申请号:FR1057335
申请日:2010-09-14
Applicant: ST MICROELECTRONICS SA , CENTRE NAT RECH SCIENT
Inventor: BELOT DIDIER , LUCAS DE PESLOUAN PIERRE-OLIVIER , MAJEK CEDRIC , DEVAL YANN , TARIS THIERRY , BEGUERET JEAN-BAPTISTE
IPC: H03L7/18
Abstract: Dispositif de génération d'un signal de fréquence paramétrable comprenant une boucle à verrouillage de phase (PLL) comportant un générateur (2) d'un signal de référence, un comparateur phase-fréquence (3) comprenant une première entrée pour recevoir le signal de référence, un oscillateur (6) contrôlé à partir du résultat en sortie du comparateur phase-fréquence (3), un diviseur fractionnel (7) couplé entre une sortie de l'oscillateur (6) et une deuxième entrée du comparateur phase-fréquence (3), et un sélecteur (9) reliant sélectivement une entrée de l'oscillateur (6) soit avec une entrée du générateur (2), soit avec la sortie de l'oscillateur (6) en fonction du rapport de multiplication du diviseur fractionnel (7).
-
公开(公告)号:FR2964809B1
公开(公告)日:2012-11-02
申请号:FR1057335
申请日:2010-09-14
Applicant: ST MICROELECTRONICS SA , CENTRE NAT RECH SCIENT
Inventor: BELOT DIDIER , LUCAS DE PESLOUAN PIERRE-OLIVIER , MAJEK CEDRIC , DEVAL YANN , TARIS THIERRY , BEGUERET JEAN-BAPTISTE
IPC: H03L7/18
-