-
公开(公告)号:FR3004007A1
公开(公告)日:2014-10-03
申请号:FR1352892
申请日:2013-03-29
Applicant: ST MICROELECTRONICS TOURS SAS
Inventor: LAPORTE CLAIRE , EZZEDDINE HILAL
Abstract: L'invention concerne un circuit (3) de couplage comportant : un coupleur (31) comportant une première ligne conductrice (312) et une seconde ligne conductrice (314) couplée à la première ; à chaque extrémité de la seconde ligne du coupleur, un séparateur (32, 33) de signaux à deux sorties ; et à chaque sortie (322, 324 ; 332, 334) de chaque séparateur, une fonction (34, 36 ; 35, 37) de filtrage.
-
公开(公告)号:FR2961345A1
公开(公告)日:2011-12-16
申请号:FR1054582
申请日:2010-06-10
Applicant: ST MICROELECTRONICS TOURS SAS
Inventor: LAPORTE CLAIRE , EZZEDDINE HILAL
IPC: H01L23/50 , H01L21/60 , H01L21/768 , H01L23/535
Abstract: L'invention concerne un circuit intégré passif (40) formé sur un substrat (21), comprenant des plages de contact en un matériau conducteur (UBM) spécifiquement adapté à recevoir des billes de connexion, dans lequel ledit matériau conducteur établit en outre des connexions (42) entre des régions (10i) d'un niveau de métallisation inférieur (M1).
-
公开(公告)号:FR2947400A1
公开(公告)日:2010-12-31
申请号:FR0954370
申请日:2009-06-26
Applicant: ST MICROELECTRONICS TOURS SAS
Inventor: LAPORTE CLAIRE , EZZEDDINE HILAL
Abstract: L'invention concerne un circuit (3) de couplage multibandes en lignes distribuées comportant : un nombre n de premières (IN ) et de deuxièmes (OUT ) bornes égal au nombre de bandes de fréquences ; une troisième borne (CPLD) et une quatrième borne (ISO) ; un nombre n de coupleurs (31 ) en lignes distribuées égal au nombre de bandes de fréquences, tous les coupleurs étant identiques et dimensionnés en fonction de la bande de fréquences la plus élevée, et chaque coupleur comportant une première ligne conductrice (321) entre des premier et deuxième ports (IN , OUT ) destinés à véhiculer un signal à transmettre de la bande de fréquences concernée, et une deuxième ligne conductrice couplée à la première entre des troisième et quatrième ports (CPLD , ISO ) ; un premier ensemble de séparateurs résistifs (34 ) en cascade entre les troisièmes ports (CPLD ) des coupleurs, une borne du séparateur associé au premier coupleur étant reliée à la troisième borne (CPLD) du circuit de couplage ; et un deuxième ensemble de séparateurs résistifs (35 ) en cascade entre les quatrièmes ports (ISO ) des coupleurs, une borne du séparateur associé au premier coupleur étant reliée à la quatrième borne (ISO) du circuit de couplage.
-
公开(公告)号:FR2979042B1
公开(公告)日:2014-03-07
申请号:FR1157304
申请日:2011-08-11
Applicant: ST MICROELECTRONICS TOURS SAS
Inventor: COLLEONI ERIC , EZZEDDINE HILAL
IPC: H04B3/03
-
公开(公告)号:FR2979042A1
公开(公告)日:2013-02-15
申请号:FR1157304
申请日:2011-08-11
Applicant: ST MICROELECTRONICS TOURS SAS
Inventor: COLLEONI ERIC , EZZEDDINE HILAL
IPC: H04B3/03
Abstract: L'invention concerne un coupleur différentiel en lignes distribuées, comportant une première ligne conductrice (42), et deux deuxièmes lignes conductrices (44 et 46) couplées à la première, chaque deuxième ligne conductrice comportant deux tronçons conducteurs (441, 442 ; 461, 462) électriquement en série, les points milieux respectifs (443, 463) des associations en série étant destinés à être connectés à la masse.
-
公开(公告)号:FR2965113A1
公开(公告)日:2012-03-23
申请号:FR1057448
申请日:2010-09-17
Applicant: ST MICROELECTRONICS TOURS SAS
Inventor: LAPORTE CLAIRE , EZZEDDINE HILAL
Abstract: L'invention concerne un circuit de couplage multi-bande , comportant : un nombre (n) de voies égal au nombre de bande de fréquences, chaque voie ayant une première borne (IN ) et une deuxième borne (OUT ) ; une troisième borne (CPLD) et une quatrième borne (ISO) ; un nombre (n) de coupleurs (31 ) en lignes distribuées égal au nombre de voies, tous les coupleurs étant identiques et dimensionnés en fonction de la bande de fréquences la plus élevée, et chaque coupleur comportant une première ligne conductrice entre des premier et deuxième ports (IN , OUT ) reliés aux première et deuxième bornes de la voie concernée, et une deuxième ligne conductrice couplée à la première entre des troisième et quatrième ports (CPLD , ISO ) ; un premier ensemble d'atténuateurs (5) entre les troisièmes ports (CPLD ) des coupleurs et la troisième borne du circuit ; et un réseau de filtres (48 , 49 ) entre les quatrièmes ports (ISO ) des coupleurs et la quatrième borne du circuit.
-
公开(公告)号:FR2947400B1
公开(公告)日:2011-06-03
申请号:FR0954370
申请日:2009-06-26
Applicant: ST MICROELECTRONICS TOURS SAS
Inventor: LAPORTE CLAIRE , EZZEDDINE HILAL
-
公开(公告)号:FR2933540A1
公开(公告)日:2010-01-08
申请号:FR0854448
申请日:2008-07-01
Applicant: ST MICROELECTRONICS TOURS SAS
Inventor: CHARLEY SYLVAIN , DUPONT FRANCOIS , EZZEDDINE HILAL
IPC: H01P5/18
Abstract: L'invention concerne un coupleur (10) comportant : une première ligne conductrice (2) destinée à véhiculer un signal à transmettre entre des première et deuxième bornes (IN, OUT) ; une deuxième ligne conductrice (3), couplée à la première et dont une des extrémités est destinée à fournir, sur une troisième borne (ISO), une information relative à un signal réfléchi sur la deuxième borne ; et un circuit d'adaptation d'impédance (5), inductif et/ou capacitif, intercalé entre l'autre extrémité (31) de la deuxième ligne et une quatrième borne (CPLD) du coupleur.
-
公开(公告)号:FR2965113B1
公开(公告)日:2012-09-21
申请号:FR1057448
申请日:2010-09-17
Applicant: ST MICROELECTRONICS TOURS SAS
Inventor: LAPORTE CLAIRE , EZZEDDINE HILAL
Abstract: L'invention concerne un circuit de couplage multi-bande , comportant : un nombre (n) de voies égal au nombre de bande de fréquences, chaque voie ayant une première borne (IN ) et une deuxième borne (OUT ) ; une troisième borne (CPLD) et une quatrième borne (ISO) ; un nombre (n) de coupleurs (31 ) en lignes distribuées égal au nombre de voies, tous les coupleurs étant identiques et dimensionnés en fonction de la bande de fréquences la plus élevée, et chaque coupleur comportant une première ligne conductrice entre des premier et deuxième ports (IN , OUT ) reliés aux première et deuxième bornes de la voie concernée, et une deuxième ligne conductrice couplée à la première entre des troisième et quatrième ports (CPLD , ISO ) ; un premier ensemble d'atténuateurs (5) entre les troisièmes ports (CPLD ) des coupleurs et la troisième borne du circuit ; et un réseau de filtres (48 , 49 ) entre les quatrièmes ports (ISO ) des coupleurs et la quatrième borne du circuit.
-
公开(公告)号:FR2964810B1
公开(公告)日:2012-09-21
申请号:FR1057191
申请日:2010-09-10
Applicant: ST MICROELECTRONICS TOURS SAS
Inventor: EZZEDDINE HILAL , LAPORTE CLAIRE
IPC: H04B3/42
-
-
-
-
-
-
-
-
-