Détection d'une variation de l'environnement d'un circuit intégré
    2.
    发明公开
    Détection d'une variation de l'environnement d'un circuit intégré 有权
    Nachweis von Umgebungsvariationen在einer Integrierten Schaltung

    公开(公告)号:EP1291817A1

    公开(公告)日:2003-03-12

    申请号:EP02354131.1

    申请日:2002-09-03

    CPC classification number: G06K19/0716 G06K19/073 G06K19/07372

    Abstract: L'invention concerne un procédé et un circuit de détection de variations d'au moins un paramètre environnemental (V, T) d'un circuit intégré (1), qui consiste à évaluer un retard (τ) de propagation d'un front dans des éléments retardateurs (21) sensibles à des variations du paramètre environnemental, et à comparer le retard courant par rapport à au moins une valeur de référence (REF).

    Abstract translation: 用于检测集成电路(1)中的环境参数(V,T)的变化的方法:(a)评估对变化参数环境敏感的延迟部件(21)的传播延迟; 将延迟电流与参考值(REF)进行比较。 将测量的延迟电流与两个预定的最小和最大电平进行比较,或者对于集成电路定义一个授权的工作范围的唯一参考值。 可编程延迟器的值被确定为当前值和参考值之间的差值的函数。 可能的变化范围是预定的。

    Alimentation continue haute et basse tension
    4.
    发明公开
    Alimentation continue haute et basse tension 审中-公开
    Hoch- und Niederspannungsgleichstromversorgung

    公开(公告)号:EP1005145A1

    公开(公告)日:2000-05-31

    申请号:EP99410166.5

    申请日:1999-11-22

    CPC classification number: H02M1/4208 Y02B70/126

    Abstract: L'invention concerne un circuit de fourniture d'une tension continue de valeur haute à partir de la sortie d'un pont redresseur (1) sur un condensateur (C) de forte capacité, et de fourniture de tensions d'alimentation basses (V1, V2), comprenant une première diode (D) connectée entre la sortie du pont redresseur et le condensateur (C), des premier (T1) et second (T2) transistors montés en cascode, un moyen (R1, Z1) pour fixer le potentiel de la borne de commande du premier transistor, un moyen (T3, R2) pour réduire le potentiel de cette borne de commande quand la tension redressée dépasse une valeur prédéterminée, un circuit de régulation (7) connecté au point de connexion des premier et second transistors, et un moyen pour appliquer au second transistor une impulsion de mise en conduction de durée déterminée (Y) après que la tension de sortie du pont a dépassé ladite valeur déterminée.

    Abstract translation: 供电电路包括整流电桥(1),其对电源AC电流进行整流。 供电电路能够实现包括二极管第一隔离格栅双极晶体管和(D),第二MOS晶体管的连续高电压和低电压电源(V1,V2)。 电阻(R)和齐纳二极管(Z)调节晶体管单元两端的电位。

    Cellules mémoire multi-niveaux à programmation unique
    7.
    发明公开
    Cellules mémoire multi-niveaux à programmation unique 审中-公开
    Einmal programmierbare Multibitspeicherzellen

    公开(公告)号:EP1416497A2

    公开(公告)日:2004-05-06

    申请号:EP03300164.5

    申请日:2003-10-16

    CPC classification number: G11C17/165 G11C11/5692 G11C17/14

    Abstract: L'invention concerne une cellule mémoire multi-niveaux, comportant : un élément de mémorisation constitué de plusieurs résistances (Rp1, Rp2, Rp3, Rp4, Rp5, Rp6) en silicium polycristallin associées en série entre deux bornes (11, 12) d'entrée-sortie ; et une charge (Rf) en série avec ledit élément résistif, le point milieu (12) de cette association en série constituant une borne de lecture de la cellule mémoire, et les points milieux (14, 15, 17, 18, 19) respectifs entre lesdites résistances de l'élément de mémorisation étant accessibles.

    Abstract translation: 存储器具有由两个输入输出端子(11,12)之间串联的多晶硅电阻(Rp1-Rp6)构成的存储单元。 负载(Rf)与电阻单元串联连接,串联的中点构成存储器的读取端。 存储单元的电阻之间的各个中点(14,15,17-19)是可访问的。 独立声明还包括用于单元存储器的读出电路。

    Génération de quantités secrètes d'identification d'un circuit intégré
    8.
    发明公开
    Génération de quantités secrètes d'identification d'un circuit intégré 审中-公开
    Erzeugung von Geheimzahlen zur Kennzeichnung einer integrierten Schaltung

    公开(公告)号:EP1359551A1

    公开(公告)日:2003-11-05

    申请号:EP02354189.9

    申请日:2002-11-29

    Abstract: L'invention concerne un procédé et un circuit de génération d'une quantité secrète (KEY) à partir d'un identifiant d'un circuit intégré (2), dans lesquels on génère un premier mot numérique à partir d'un réseau de paramètres physiques sensibles aux dispersions technologiques et de procédé de fabrication du circuit intégré dont ils constituent une signature (3), et on soumet ce premier mot à au moins un registre à décalage à rétroaction linéaire (6), la sortie dudit registre à décalage constituant ladite quantité secrète.

    Abstract translation: 从与集成电路芯片制造相关的物理参数网络(PPN)中提取特定于集成电路芯片的数字标识符。 提取的标识符被提交到几个线性追溯移位寄存器(20'),以便输出相应的密钥或加密密钥。 还包括用于生成秘密或加密密钥的电路的独立权利要求。

Patent Agency Ranking