Abstract:
L'invention concerne le chiffrement par un processeur intégré d'un ensemble de données à stocker dans une mémoire (23), consistant à, en continu suivant un flux de données, découper le flux de données en blocs de taille prédéterminée et, pour chaque bloc : générer une clé de chiffrement (Cb) au moyen d'un générateur pseudo aléatoire (10) mettant en oeuvre un algorithme de chiffrement en continu en fonction d'un clé (K) propre au circuit intégré et d'un vecteur d'initialisation (IV) changeant à chaque bloc ; combiner en continu le bloc de données et la clé correspondante (Cb) ; et mémoriser dans ladite mémoire (23) chaque bloc chiffré et le vecteur d'initialisation ayant servi à le chiffrer.
Abstract:
The integrated processor coding chops digital word streams into predetermined sizes and generates key codes (Cb) generated pseudo randomly (10). The codes operate from a key function (K) and vector initialisation (IV) which changes for each block. The digital word blocks and key codes are combined continuously and memorised in a memory (23).