-
公开(公告)号:KR20200128724A
公开(公告)日:2020-11-16
申请号:KR20207028668
申请日:2019-03-06
Applicant: XILINX INC
Inventor: VERBRUGGEN BOB W , ERDMANN CHRISTOPHE , VAZ BRUNO MIGUEL
Abstract: 예시적인시간-스큐교정회로는복수의제1 회로들(702)을포함하고, 제1 회로들각각은제1 누산기(720)와제2 누산기(722)를포함한다. 시간-스큐교정회로는복수의제2 회로들(704)을더 포함하고, 제2 회로들각각은, 제1 누산기와제2 누산기의출력들에결합된제1 가산기(724), 및제1 누산기와제2 누산기의출력들에결합된제1 감산기(726)를포함한다. 시간-스큐교정회로는, 제1 가산기의출력과제1 감산기의출력을결합시키도록구성된결정회로(727)를더 포함한다.