FC-AE-1533设备故障仿真装置

    公开(公告)号:CN102662330B

    公开(公告)日:2014-04-02

    申请号:CN201210108117.2

    申请日:2012-04-13

    Abstract: FC-AE-1533设备故障仿真装置,涉及一种故障仿真装置,它是为了对FC-AE-1533设备进行故障仿真,进而实现对FC-AE-1533设备的故障进行检测的问题。它的可编程逻辑器件的内部构建有Qsys系统。Qsys系统中的NIOSII处理器用于向光纤接口模块发送控制命令;PCIe模块用于接收来自故障仿真上位机注入的故障以及与仿真上位机进行数据交互;光纤接口模块,用于进行将数据进行8B/10B编码并发送、发送注入的故障、以及将接收到的数据进行解码和CRC校验。本发明可广泛应用于航空电子设备、战斗机、民用飞机、舰艇以及其他带有满足FC-AE-1553协议设备的场合,可以对上述产品进行维护、测试、故障检修等工作。

    集成测试系统上电复位装置

    公开(公告)号:CN102866755A

    公开(公告)日:2013-01-09

    申请号:CN201210307565.5

    申请日:2012-08-27

    Abstract: 集成测试系统上电复位装置,涉及一种集成测试系统上电复位装置。为了解决目前集成测试系统的上电复位可靠性总是存在不稳定的情况的问题。它包括:CPU控制芯片,用于从Flash存储器中启动bootloader初始化CPU的各个寄存器;还用于读取DDR2模块的集成测试系统的各个外设模块的固定地址,并判断所述地址的值是否为预设定值,若否,向所述地址写入预设值,并将复位信号通过PXIe接口模块发送给集成测试系统的各个外设模块,若是,继续启动集成测试系统;PXIe接口模块,用于连接CPU控制芯片与集成测试系统的各个外设模块互相通讯;DDR2模块,用于存储可靠性复位判断标志。用于锂集成测试系统可靠性复位。

    一种基于多架次飞行数据表征建模的飞行数据异常判读方法

    公开(公告)号:CN113204914A

    公开(公告)日:2021-08-03

    申请号:CN202110392092.2

    申请日:2021-04-12

    Abstract: 本发明提出一种基于多架次飞行数据表征建模的飞行数据异常判读方法,采集飞行器相同系统或部件的多架次运行所生成的飞行数据,进行数据表征建模,首先将所述飞行数据中各时间序列对齐;对于时间序列,采用基于K‑Means的时间序列聚类方法,进行表征建模;通过基于阈值或者偏差的异常检测方法,实现飞行数据异常判读,对于超出阈值或者偏差过大的数据,判读为异常数据,并给出告警信息;本发明可以在缺少飞行器异常数据样本的情况下,依赖正常多架次飞行数据建立异常监测模型,可在极低的虚警率的前提下,对测试数据的正常与否进行判读。

    一种星务管理和星图处理一体化平台

    公开(公告)号:CN111708623A

    公开(公告)日:2020-09-25

    申请号:CN202010484755.9

    申请日:2020-06-01

    Abstract: 一种星务管理和星图处理一体化平台,属于卫星电子系统领域。本发明为了解决整星电子系统集成度低,体积及质量大的问题。本发明包括图像采集模块、处理器、指令模块和反熔丝FPGA;处理器包括DSP处理模块、ARM处理模块和ZYNQ处理模块,且三者之间可实现通信;图像采集模块用于对星图进行图像采集,并将采集到的星图图像发送至DSP处理模块和ZYNQ处理模块;反熔丝FPGA用于对DSP处理模块、ARM处理模块和ZYNQ处理模块的工作状态进行监控,并将监控结果发送至指令模块,指令模块根据接收的监控结果,生成相应的电平指令控制切机模块实现切机工作。本发明主要用于对星图的处理和星务的管理。

    锁相环时钟边沿触发的时钟分相法

    公开(公告)号:CN108736885A

    公开(公告)日:2018-11-02

    申请号:CN201810523585.3

    申请日:2018-05-28

    Abstract: 锁相环时钟边沿触发的时钟分相法,属于时间间隔测量领域,本发明为解决现有时钟分相法分辨率较低、系统运行频率高、性能较低的问题。本发明具体过程为:将时钟信号100MHz输入到锁相环的输入端;将时钟信号倍频到315MHz,将高电平段进行八次移相;将锁相环倍频移相后的时钟信号的边沿作为触发信号;将被测信号进行时钟同步处理;对时钟信号和被测信号的每条传输路径分别进行时序约束;将被测信号电平在触发时刻出现跳变的位置提取出来;当被测信号上升沿检测函数或被测信号下降沿检测函数出现上升沿时输出高电平,否则输出低电平;获得被测信号上升沿或下降沿在一个时钟周期内的相对位置。本发明用于时间间隔测量。

    FC-AE-1553接口传感器仿真设备

    公开(公告)号:CN102841543A

    公开(公告)日:2012-12-26

    申请号:CN201210243525.9

    申请日:2012-07-13

    Abstract: FC-AE-1553接口传感器仿真设备,涉及一种接口传感器仿真设备。它是为了对FC-AE-1553仿真验证系统中的传感器NT终端进行仿真。其可编程逻辑器件内部构建有SOPC系统,NIOS II处理器、光纤接口模块和高速/低速接口控制模块均挂接在AVALON总线上。NIOS II处理器用于向光纤接口模块和高速/低速接口控制模块发送控制命令。高速/低速接口控制模块用于通过仿真设备内部总线与传感器进行数据交互。光纤接口模块用于将传感器传来的数据进行编码,并将编码后的数据通过光电/电光转换模块发送至其他FC-AE-1553设备;还用于通过光电/电光转换模块接收来自其他FC-AE-1553设备的数据,对该数据进行解码、CRC校验并传送给NIOS II处理器。本发明可广泛应用于航空电子系统中满足FC-AE-1553协议的传感器设备的研制与开发。

    具有通用串行总线接口的零槽控制器

    公开(公告)号:CN1687913A

    公开(公告)日:2005-10-26

    申请号:CN200510009961.X

    申请日:2005-04-30

    Abstract: 本发明公开一种VXI总线测试系统中的零槽控制器。具有通用串行总线接口的零槽控制器,它由零槽CPU电路1、零槽底板2、ISA/USB控制信号转换电路5和USB接口芯片6组成,1连接在2上的一号ISA总线插槽上以实现与2的信号往来,5的一个通信端连接在2上的二号ISA总线插槽2-2上,5的另一通信端连接6的一个通信端上,6的另一个通信端口连接在2-2的又一端口上以实现数据信号的传输,6的再一个端口连接在2-2的再一端上以实现中断请求信号的传输,5通过可编程逻辑器件EPLD实现。本发明采用标准接口USB直接同VXI系统的零槽控制器连接,解决了零槽控制器与外置控制器之间接口的速度瓶颈问题。

    具有自适应调整同步时钟相位功能的HDLC接收器及运行方法

    公开(公告)号:CN120017239A

    公开(公告)日:2025-05-16

    申请号:CN202510220381.2

    申请日:2025-02-27

    Abstract: 本发明提出具有自适应调整同步时钟相位功能的HDLC接收器及运行方法,属于数据通信技术领域,解决传统的HDLC接收器无法自适应地调整时钟相位以适应不同的工作环境和信号变化的问题,其中HDLC接收器包括:同步时钟输入模块、串行数据输入模块、时钟移相器模块、相位差计算器模块、串并转换器模块、去零控制器模块、‘7E’检测器模块、接收数据编码模块、地址判断模块、CRC校验模块、功能设置寄存器模块、接收缓存区模块和状态寄存器模块;本发明设计的HDLC接收器中各模块之间相互独立,但通过时钟和数据等信号相互连接,确保了系统的灵活性和扩展性,在不同的应用场景中,可以根据需要调整不同模块的参数,以适应不同的通信环境。

Patent Agency Ranking