频率校正电路及频率校正方法

    公开(公告)号:CN107026645A

    公开(公告)日:2017-08-08

    申请号:CN201611121749.7

    申请日:2016-12-08

    Abstract: 本发明提供一种频率校正电路和频率校正方法,在本发明的频率校正电路中,第1时钟信号为从第1振荡器输入的第1频率精度的时钟信号,第2时钟信号为从第2振荡器输入的比第1频率精度低的第2频率精度的时钟信号,数字PLL电路重复进行输出与第1时钟信号和第2时钟信号之间的时差对应的数字控制信号,将第2振荡器用作数字控制振荡器,并根据数字控制信号使离散型电容组的电容值变化,根据离散型电容组的电容值使第2时钟信号的振荡频率变化的校正动作,由此使第2时钟信号的相位校正为第1时钟信号的相位。

    接收设备
    132.
    发明授权

    公开(公告)号:CN102983936B

    公开(公告)日:2016-12-07

    申请号:CN201210192060.9

    申请日:2012-06-11

    Inventor: 吉山正之

    CPC classification number: H04L7/042

    Abstract: 本发明涉及接收设备。示例性接收设备接收串行数据,该串行数据包括每个均具有M比特已知模式的连续块。该设备包括:串-并行转换电路,其布置串行数据中的比特,以产生N比特宽(N

    时间交织模拟-数字转换电路

    公开(公告)号:CN102270987B

    公开(公告)日:2016-06-22

    申请号:CN201110079945.3

    申请日:2011-03-25

    Inventor: 西一斗

    CPC classification number: H03M1/0626 H03M1/0836 H03M1/1215

    Abstract: 本发明提供了一种时间交织模拟-数字(AD)转换电路,包括:第一和第二模拟-数字转换器,其通过在彼此互不相同的第一和第二定时处将模拟输入信号转换成带有第一频率的第一和第二数字信号来生成第一和第二数字信号序列。所述AD转换电路还包括:FIFO,其接收第一和第二数字信号序列;以及校正滤波器,其包括提供有公共时钟信号的第一和第二部分。校正滤波器通过将第一同步数字信号序列与经过校正滤波器的第一部分的第二同步数字信号序列相加来生成第一校正数字信号序列,并且通过使第二同步数字信号序列经过校正滤波器的第二部分来生成第二校正数字信号序列。

    颜色信号处理装置及颜色信号处理方法

    公开(公告)号:CN105681625A

    公开(公告)日:2016-06-15

    申请号:CN201510885814.2

    申请日:2015-12-04

    Inventor: 落合和德

    Abstract: 本发明提供颜色信号处理装置及颜色信号处理方法,本发明的颜色信号处理装置具备:矩阵系数存储部,存储与预定的多个评价值中的每一个对应的第一矩阵系数和预定的补偿值;评价值计算部,基于包括多个颜色成分信号的第一颜色信号中的各个颜色成分信号计算出预定的评价值;矩阵系数插值运算部,基于由该评价值计算部计算出的该预定的评价值和该第一矩阵系数生成第二矩阵系数;矩阵运算部,将该第二矩阵系数与该第一颜色信号的各个颜色成分信号相乘,生成包括多个颜色成分信号的第二颜色信号;补偿运算部,将该预定的补偿值与该第二颜色信号相加。根据本发明能够通过小容量的存储器,以小的芯片面积且低消耗电力的电路构成对每个亮度校正色相失真。

    差分输出缓冲器
    136.
    发明授权

    公开(公告)号:CN102694540B

    公开(公告)日:2016-05-18

    申请号:CN201210082540.X

    申请日:2012-03-26

    CPC classification number: H03K19/018528

    Abstract: 本发明公开了一种差分输出缓冲器。示例性差分输出缓冲器包括混合级和输出级。混合级包括混合电路,混合电路混合差分数据信号和反相延迟差分数据信号以产生混合差分数据信号。输出级包括晶体管的第一和第二输出级差分对。输出级差分对的每一个中的晶体管的源极都共同耦合在一起。第一和第二输出级差分对中的晶体管的栅极分别被提供有差分数据信号和混合差分数据信号。第一和第二输出级差分对中的对应晶体管的漏极都共同连接至相应的输出级负载电阻以形成输出节点,从而输出加重差分数据信号。混合级包括将混合比设定为1∶0、1∶1和0∶1中的一种的混合比设定电路。

    通信装置以及通信装置的工作方法

    公开(公告)号:CN102986293B

    公开(公告)日:2015-12-02

    申请号:CN201180034869.2

    申请日:2011-06-09

    CPC classification number: H04L69/03 H04W48/18 H04W88/06

    Abstract: 本发明的通信装置(10)具备:第一通信单元,能以第一通信方式进行通信;第二通信单元,将实现第一通信方式的通信的硬件中的至少一部分硬件作为共用的硬件进行使用,能以与第一通信方式不同的第二通信方式进行通信;时间表管理部(140),对使用第一通信单元和第二通信单元中的哪个通信单元进行管理;以及顺序控制部(124),根据来自该时间表管理部(140)的指令,对共用的硬件进行用于能执行利用第一通信方式的通信或者利用第二通信方式的通信的设定。

    移动终端装置、记录介质以及修正方法

    公开(公告)号:CN105051492A

    公开(公告)日:2015-11-11

    申请号:CN201480017606.4

    申请日:2014-03-26

    Inventor: 松本真人

    Abstract: 本发明在由用户携带的移动终端装置中设有:陀螺仪传感器、加速度传感器、摄像头、矢量计算部、相关度判断部、直行步行判断部、修正部。陀螺仪传感器测定角速度来取得角速度信息。加速度传感器测定加速度来取得加速度信息。摄像头拍摄周围的被拍摄体来取得图像信息。矢量计算部基于该图像信息来计算被拍摄体的动作矢量。相关度判断部根据角速度信息和加速度信息,判断根据用户的步行动作的行进方向与摄像头的拍摄方向的相对关系。直行步行判断部根据计算出的被拍摄体的动作矢量和相关度判断信息,判断用户是否处于直行状态。修正部根据判断为用户处于直行状态,修正由陀螺仪传感器取得的角速度信息。

    VLIW处理器
    140.
    发明公开

    公开(公告)号:CN104951280A

    公开(公告)日:2015-09-30

    申请号:CN201510010671.0

    申请日:2015-01-09

    Abstract: 本发明涉及VLIW处理器。实现一种能够抑制电路规模的增大并且即使在包括像多用于图像处理、图像识别处理等中的命令流那样进行比特扩展的运算的情况下也能够高效率地执行处理的VLIW处理器。VLIW处理器(1000)具备命令控制部(1)、寄存器堆部(2)、以及命令执行部(3)。命令执行部(3)具有多个插槽,在第2插槽(32)与第3插槽(33)之间设置有用于在两插槽间交接N比特数据的状态寄存器(34)。通过在该状态寄存器(34)中储存从第3插槽输出的数据并进行利用,从而能够抑制电路规模的增大并且即使是像多用于图像处理、图像识别处理等中的命令流那样进行比特扩展的运算也能够高效率地进行处理。

Patent Agency Ranking