数据空间仲裁器
    141.
    发明授权

    公开(公告)号:CN102449612B

    公开(公告)日:2016-03-23

    申请号:CN201080024326.8

    申请日:2010-07-20

    CPC classification number: G06F13/1605 G06F13/362

    Abstract: 本发明揭示一种数字处理器,其具有:在默认模式中具有最高优先级的默认总线主控器;具有相关联优先级的多个次级总线主控器,其中所述多个次级总线主控器彼此具有预定优先级关系;及数据空间仲裁器。所述数据空间仲裁器可编程以在非默认模式中将所述次级总线主控器中的任一者的优先级升高为具有高于所述默认总线主控器的所述优先级的优先级,同时仅与也已将其所述优先级等级升高为高于所述默认总线主控器的所述优先级的那些次级总线主控器维持所述预定优先级关系。

    用于事务存储器管理中的冲突仲裁的优先化

    公开(公告)号:CN102272744B

    公开(公告)日:2014-12-03

    申请号:CN200980153295.3

    申请日:2009-12-18

    CPC classification number: G06F9/5016 G06F9/467 G06F9/526 G06F13/1605

    Abstract: 本发明的实施例提供了一种用于事务存储器管理中嵌入式冲突仲裁的、并发事务的软件优先化的方法、系统和计算机程序产品。在本发明的实施例中,用于事务存储器管理中嵌入式冲突仲裁的、并发事务的软件优先化的方法可包括在被配置为根据系统外部软件支持中的优先级分配逻辑指定的相应优先级值进行事务存储器管理的事务存储器系统中,使用用于相应不同事务的不同优先级值设置不同的硬件寄存器。所述方法还可包括检测所述系统中事务之间的冲突。最后,所述方法还包括根据系统外部软件支持中的优先级分配逻辑指定的优先级值在所述系统中应用冲突仲裁。

    信息处理装置和调度方法

    公开(公告)号:CN103765394A

    公开(公告)日:2014-04-30

    申请号:CN201180072989.1

    申请日:2011-08-23

    Abstract: 具有:至少一个存取部(3),其发行针对存储器(10)的存储器存取请求;调停部(4),其对从所述存取部(3)发行的存储器存取请求进行调停;管理部(8),其使与所述调停部(4)的调停结果对应的作为存储器存取请求的发行源的存取部(3)执行针对所述存储器(10)的存储器存取;处理部(2),其经由至少一个高速缓冲存储器(22)进行针对所述存储器(10)的存取;以及时机调整部(5),其在预先设定的保留时间的期间内,保留由所述存取部(3)发行的所述存储器存取请求涉及的处理,另一方面,在所述保留时间期满前,所述处理部(2)中的所述至少一个高速缓冲存储器(22)的电源成为断开的情况下,解除所述存储器存取请求涉及的处理的保留。

    有线标签的接口仲裁
    146.
    发明公开

    公开(公告)号:CN103679250A

    公开(公告)日:2014-03-26

    申请号:CN201310358959.8

    申请日:2013-08-16

    CPC classification number: G06F13/1605 G06F2213/0016 G06K19/07769

    Abstract: 各种示例性实施例涉及一种集成电路,该集成电路包括:存储器;RF接口,被配置为访问存储器;有线接口,被连接到主机并且被配置为访问存储器;以及仲裁模块,被配置为防止通过两个以上的接口并发访问存储器。各种示例性实施例涉及一种控制访问双接口标签的方法,该双接口标签具有能够在空闲状态、有线锁定状态和RF锁定状态操作的有线接口和RF接口。各种示例性实施例还涉及一种主机设备。

    用于数据解码的设备和方法

    公开(公告)号:CN103295621A

    公开(公告)日:2013-09-11

    申请号:CN201310024380.8

    申请日:2013-01-23

    Inventor: 李垣昌

    CPC classification number: G11C8/10 G06F13/16 G06F13/1605

    Abstract: 本发明提供一种用于数据解码的设备和方法,所述设备包括:至少一个处理器块、至少一个硬件块以及存储器处理单元,其中,所述存储器处理单元用于控制所述至少一个处理器块或所述至少一个硬件块访问存储器并以最小的延迟读取或写数据。

    内存控制器及控制方法
    148.
    发明公开

    公开(公告)号:CN103207846A

    公开(公告)日:2013-07-17

    申请号:CN201210076446.3

    申请日:2012-03-21

    Inventor: 林庭玮 张哲玮

    CPC classification number: G06F13/1605 G06F13/1673

    Abstract: 一种内存控制器,包含混合缓冲器及仲裁器。混合缓冲器包含至少一个单端口缓冲器及至少一个多端口缓冲器,用以管理主机与储存装置之间的数据流。仲裁器决定多个主装置存取混合缓冲器的顺序。其中,写入或读取数据可分为至少两部分,分别搬移至单端口缓冲器及多端口缓冲器。

    用于具有多个处理器和一个存储器系统的系统的存储器接口

    公开(公告)号:CN1864140B

    公开(公告)日:2013-03-20

    申请号:CN200480029326.1

    申请日:2004-10-06

    CPC classification number: G06F13/1605 G06F12/1441

    Abstract: 用于多-CPU系统的存储器接口提供预定义的时隙,其中每一个CPU可以对外部存储器进行存取。依照CPU的预期存储要求可以定义分配给每一个CPU的时隙。在第一预定义的时隙期间,经由第一存储器控制器准许第一控制处理器对外部存储器的存取;以及在第二预定义的时隙期间,经由第二存储器控制器准许第二控制处理器对外部存储器的存取,其中第一和第二存储器控制器分别包括第一时钟和第二时钟,第一和第二存储器控制器的第一和第二时钟分别与第一和第二控制处理器的第一时钟和第二时钟同步。以这种方式,保证每一个CPU具有到外部存储器的某一数量的专用带宽。预定义的时隙也允许知道系统的潜伏时间,这对于面向实时的应用是有用的。

Patent Agency Ranking