高带宽存储器系统以及逻辑管芯

    公开(公告)号:CN109388595B

    公开(公告)日:2023-12-01

    申请号:CN201810903592.6

    申请日:2018-08-09

    Abstract: 本发明公开一种高带宽存储器系统以及一种逻辑管芯。所述高带宽存储器系统包括:主机,其包括中央处理单元、图形处理单元、专用集成电路或现场可编程门阵列中的至少一个;以及包括一个配置在另一个上方的多个高带宽存储器模块及配置在多个高带宽存储器模块下方的逻辑管芯的高带宽存储器堆叠。逻辑管芯配置成从主机卸载处理操作。本发明公开一种在高带宽存储器的逻辑管芯中提供特定计算能力的系统架构,以及支持硬件及软件架构、逻辑管芯微架构以及存储器接口信令选项。提供使用高带宽存储器堆叠下方的逻辑管芯的存储器内处理能力的各种新方法。另外,本发明公开各种新的信令协议以使用高带宽存储器接口。还描述逻辑管芯微架构及支持系统框架。

    高带宽存储器系统以及逻辑管芯

    公开(公告)号:CN109388595A

    公开(公告)日:2019-02-26

    申请号:CN201810903592.6

    申请日:2018-08-09

    Abstract: 本发明公开一种高带宽存储器系统以及一种逻辑管芯。所述高带宽存储器系统包括:主机,其包括中央处理单元、图形处理单元、专用集成电路或现场可编程门阵列中的至少一个;以及包括一个配置在另一个上方的多个高带宽存储器模块及配置在多个高带宽存储器模块下方的逻辑管芯的高带宽存储器堆叠。逻辑管芯配置成从主机卸载处理操作。本发明公开一种在高带宽存储器的逻辑管芯中提供特定计算能力的系统架构,以及支持硬件及软件架构、逻辑管芯微架构以及存储器接口信令选项。提供使用高带宽存储器堆叠下方的逻辑管芯的存储器内处理能力的各种新方法。另外,本发明公开各种新的信令协议以使用高带宽存储器接口。还描述逻辑管芯微架构及支持系统框架。

    用于稳定切换的网络装置及使用其的切换方法

    公开(公告)号:CN1610324A

    公开(公告)日:2005-04-27

    申请号:CN200410086497.X

    申请日:2004-10-22

    CPC classification number: H04W36/0016 H04W36/10 H04W36/32 H04W80/04 H04W84/22

    Abstract: 一种用于在基于IP移动自组织网络系统中稳定切换的网络装置和使用其的切换方法。本发明通过预配置向新接入路由器的切换而使切换稳定执行。本发明的网络装置包括:移动确定单元,用于根据当在通信移动自组织网络上操作的网络装置中包的接收时信号强度来确定移动,并且判定向新接入路由器的切换;路由器配置单元,用于通过根据在移动确定单元中确定的结果预先执行向新接入路由器的切换,来为该切换配置关于新接入路由器的信息;和切换处理单元,用于通过使用根据在移动确定单元中的确定的预配置的信息,来执行向新接入路由器的切换。

Patent Agency Ranking