-
公开(公告)号:CN100521599C
公开(公告)日:2009-07-29
申请号:CN03819018.4
申请日:2003-08-08
Applicant: 松下电器产业株式会社
CPC classification number: H04L9/0637 , H04L2209/046
Abstract: 作为加密解密装置,包括:数据结构分析块,其接收加密数据或者应该加密的数据,将控制用数据、以及加密数据或者应该加密数据作为处理分组输入数据输出;数据控制块,其根据控制用数据,求得和输出模式选择信号;公用处理块,其对处理分组输入数据进行加密或者解密,并输出所得结果。公用处理块被构成为通过进行使用所输入密钥数据的ECB处理而能够在CBC模式和CFB模式的任意一个模式中进行加密和解密,并通过模式选择信号所示的模式进行加密或者解密。
-
公开(公告)号:CN1317828C
公开(公告)日:2007-05-23
申请号:CN200310120194.0
申请日:2003-12-10
Applicant: 松下电器产业株式会社
CPC classification number: H03M13/155 , H03M13/1515 , H03M13/1535 , H03M13/1545 , H03M13/1585
Abstract: 本发明提供一种里德索洛蒙码或扩展里德索洛蒙码的译码方法和译码器。比较由错误个数推测部(60)从输入数据校正子(SI)推测的错误个数(EN1)和在译码过程中由错误个数计算部(70)计算出的错误个数(EN2),根据该比较结果和输入数据校正子(SI),由纠错部(40)进行纠错处理后,对于被纠错的数据(C1),由校正子计算部(10)再度进行校正子计算,求出订正数据校正子,当进行了误订正时或推测的错误个数(EN1)和计算的错误个数(EN2)不同时,把输入数据(DI)作为第二订正数据(C2)输出。当对扩展里德索洛蒙码进行译码时,有时对于非扩展成分和扩展成分进行了误订正,此外,当错误个数的推测错误时,有时进行多次的欧几里德算法运算处理和多次钱搜索处理。
-
公开(公告)号:CN1633775A
公开(公告)日:2005-06-29
申请号:CN03803955.9
申请日:2003-04-16
Applicant: 松下电器产业株式会社
CPC classification number: H04N7/17309 , H04L12/2801 , H04N7/1675 , H04N21/42676 , H04N21/4353 , H04N21/4355 , H04N21/4402 , H04N21/4405 , H04N21/6168 , H04N21/643
Abstract: 本发明涉及数字双向通信控制装置及方法,其中,接口部分(11)对被输入的下行流数据(STRM)进行格式变换。CPU(12)接收被格式变换了的数据(DIF),实现MAC功能的。另外TEK处理部分(13)接收从数据(DIF)所得到的TEK处理数据(DTEK),进行该数据结构的解析,根据该解析的结果,进行解密处理。
-
公开(公告)号:CN1131604C
公开(公告)日:2003-12-17
申请号:CN98120126.1
申请日:1998-10-07
Applicant: 松下电器产业株式会社
IPC: H04B3/04
CPC classification number: H04B7/005
Abstract: 一种信号波形均衡装置,在使AFC/APC的功能与波形均衡的功能相互融合的同时,削减电路规模。波形均衡单元由前段FFE模块10和后段DFE模块构成,在中间设有AFC/APC模块。AFC/APC模块,利用AFC/APC系数更新单元,为消除频率误差及相位误差基于LMS算法对系数进行更新,利用分接抽头对调制信号和更新后的系数实行乘法运算。另外,由误差评价模块生成的误差数据,利用FFE和DFE系数更新单元以及AFC/APC系数更新单元用于实现系数更新的目的。
-
公开(公告)号:CN1252937C
公开(公告)日:2006-04-19
申请号:CN01807370.0
申请日:2001-03-27
Applicant: 松下电器产业株式会社
IPC: H03M13/37
CPC classification number: H03M13/1555 , H03M13/15 , H03M13/1515 , H03M13/1535 , H03M13/37
Abstract: 防止在对扩大里德―索罗门码解码时误纠错。包括从输入数据计算输入数据故障位以及从根据输入数据所求出的第1纠错数据计算纠错数据故障位的故障位计算部、输出根据输入数据故障位的误码评价多项式以及误码位置多项式的各次数的系数和误码大小的评价多项式·位置多项式导出部、输出误码位置多项式的根的钱氏搜索部、将输入数据中存在误码时对输入数据进行了纠错处理的数据和不存在误码时的输入数据作为第1纠错数据输出并且将第1纠错数据中存在误码时对进行复原后获得的输入数据和不存在误码时的第1纠错数据作为第2纠错数据输出的纠错部。
-
公开(公告)号:CN1675877A
公开(公告)日:2005-09-28
申请号:CN03819018.4
申请日:2003-08-08
Applicant: 松下电器产业株式会社
CPC classification number: H04L9/0637 , H04L2209/046
Abstract: 作为加密解密装置,包括:数据结构分析块,其接收加密数据或者应该加密的数据,将控制用数据、以及加密数据或者应该加密数据作为处理分组输入数据输出;数据控制块,其根据控制用数据,求得和输出模式选择信号;公用处理块,其对处理分组输入数据进行加密或者解密,并输出所得结果。公用处理块被构成为通过进行使用所输入密钥数据的ECB处理而能够在CBC模式和CFB模式的任意一个模式中进行加密和解密,并通过模式选择信号所示的模式进行加密或者解密。
-
公开(公告)号:CN1367584A
公开(公告)日:2002-09-04
申请号:CN02102380.8
申请日:2002-01-22
Applicant: 松下电器产业株式会社
IPC: H03M13/00
Abstract: 一种错误及同步的检出装置,利用数据排列替换单元1将7比特单位的字节数据替换为以8比特为1字节的字节数据。其后,始终使用该8比特单位的字节数据,并将该各字节数据存储在由RAM构成的数据存储单元3中。奇偶校验单元2接收来自数据排列替换单元1的字节数据和来自数据存储单元3的已延迟1496个时钟的各字节数据,进行各字节数据的同步检出运算及奇偶校验运算。因此,通过字节/字节变换处理,就不需要并行/串行变换电路及串行/并行变换电路。因为使用RAM来存储各字节数据,所以不需要1496段的延迟器。
-
公开(公告)号:CN1213906A
公开(公告)日:1999-04-14
申请号:CN98120126.1
申请日:1998-10-07
Applicant: 松下电器产业株式会社
IPC: H04B3/04
CPC classification number: H04B7/005
Abstract: 一种信号波形均衡装置,在使AFC/APC的功能与波形均衡的功能相互融合的同时,削减电路规模。波形均衡部由前段FFE模块10和后段DFE模块构成,在中间设有AFC/APC模块。AFC/APC模块,利用AFC/APC系数更新部,为消除频率误差及相位误差基于LMS算法对系数进行更新,利用分接抽头对调制信号和更新后的系数实行乘法运算。另外,由误差评价模块生成的误差数据,利用FFE和DFE系数更新部以及AFC/APC系数更新部用于实现系数更新的目的。
-
-
-
-
-
-
-