-
公开(公告)号:CN108027791A
公开(公告)日:2018-05-11
申请号:CN201680052171.6
申请日:2016-08-22
Applicant: 高通股份有限公司
Inventor: L·J·米什拉 , R·D·韦斯特费尔特 , R·皮提果-艾伦
CPC classification number: G06F13/4282 , G05B19/054 , G06F13/385 , G06F13/4022 , G06F15/17 , G06F15/177
Abstract: 在一方面,集成电路获得一个或多个外围设备的通用输入/输出(GPIO)信号集合,独立于中央处理单元获得包括该GPIO信号集合的第一虚拟GPIO分组,以及独立于中央处理单元在I3C总线上向该一个或多个外围设备传送该第一虚拟GPIO分组。集成电路可以进一步获得用于配置一个或多个外围设备的一个或多个GPIO引脚的配置信号集合,独立于中央处理单元获得包括配置信号集合的第二虚拟GPIO分组,以及独立于中央处理单元在I3C总线上向一个或多个外围设备传送第二虚拟GPIO分组。
-
公开(公告)号:CN107710183A
公开(公告)日:2018-02-16
申请号:CN201680034080.X
申请日:2016-06-13
Applicant: 高通股份有限公司
Inventor: R·皮提果-艾伦
IPC: G06F13/42 , G06F13/364 , G06F13/40
Abstract: 描述了提供集成电路间(I2C)总线的改进性能的系统、方法和装置。一种测试旧式I2C设备中的尖峰滤波器的方法包括:根据I2C协议生成要在串行总线上传送的命令,其中该命令包括对应于旧式从设备的地址;将该命令与脉冲序列合并以获得测试信号;在该串行总线上传送该测试信号;以及基于该旧式从设备是否确收该测试信号来确定第一从设备中的尖峰滤波器的功效。该脉冲序列中的每个脉冲具有小于50ns的历时。该尖峰滤波器预期抑制具有小于50ns的历时的脉冲。
-
公开(公告)号:CN106462516A
公开(公告)日:2017-02-22
申请号:CN201580032218.8
申请日:2015-06-03
Applicant: 高通股份有限公司
Inventor: R·皮提果-艾伦 , R·D·韦斯特费尔特
CPC classification number: G06F13/364 , G06F13/4282 , G06F13/4291 , G06F13/4295 , G06F13/102
Abstract: 提供了一种设备,其具有包括第一线和第二线的总线。第一组设备耦合至该总线并且在第一操作模式中被配置成将第一线用于数据传输并且将第二线用于第一时钟信号。一根或多根附加线连接在第一组设备中的两个或更多个设备之间以在这两个或更多个设备之间传送信令。第二组设备被配置成在第二操作模式中将总线和至少一根附加线用于数据传输,其中在第二操作模式中跨第一线、第二线以及该至少一根附加线来编码诸码元。
-
-