-
公开(公告)号:CN102369730A
公开(公告)日:2012-03-07
申请号:CN200980157830.2
申请日:2009-03-04
Applicant: 瑞萨电子株式会社
IPC: H04N7/26
CPC classification number: H04N19/85 , H04N19/136 , H04N19/51 , H04N19/563 , H04N19/61
Abstract: 本发明的压缩动态图像编码装置,其利用来自帧存储器(10)的参照图像检索与影像输入信号的图像区域最类似的图像区域,生成运动矢量。根据运动矢量和来自帧存储器的参照图像,生成运动补偿后的参照图像。通过将运动补偿后的参照图像与影像输入信号相减,生成预测残差。通过将对预测残差进行正交变换处理、量化处理、逆量化处理、逆正交变换处理的结果与运动补偿后的参照图像相加,生成保存于存储器的参照图像。通过对预测残差进行正交变换处理、量化处理、可变长度编码处理,生成编码影像输出信号。参照图像包括影像显示画面内侧的画面内参照图像(A、B、C)和影像显示画面外侧的画面外参照图像(D),画面外参照图像(D)基于画面内参照图像(A、B、C)的类似的多个参照图像(A、B)的位置关系而生成。
-
公开(公告)号:CN111343456B
公开(公告)日:2024-10-11
申请号:CN201911158718.2
申请日:2019-11-22
Applicant: 瑞萨电子株式会社
IPC: H04N19/107 , H04N19/176 , H04N19/56 , H04N19/61 , H04N19/625 , H04N19/86
Abstract: 一种视频编码设备包括:局部解码生成单元,用于基于分割图像的编码结果来生成参考图像;压缩单元,用于压缩参考图像以生成压缩数据;参考图像存储确定单元,用于确定是否将压缩数据存储在存储器中;以及帧间预测单元,基于存储在存储器中的参考图像来执行运动矢量搜索以进行帧间编码。参考图像存储确定单元针对运动图像数据的每个确定的区域来设置用于存储参考图像的可允许数据量,并且基于可允许数据量来确定是否将通过压缩参考图像而获得的压缩数据存储在存储器中。帧间预测单元将与存储器中存储的压缩数据相对应的参考图像设置为运动矢量搜索的搜索范围。
-
公开(公告)号:CN106919514B
公开(公告)日:2024-01-02
申请号:CN201611201981.1
申请日:2016-12-23
Applicant: 瑞萨电子株式会社
IPC: G06F12/04 , G06F12/0877 , G06F12/0893
Abstract: 公开了半导体装置、数据处理系统及半导体装置控制方法。减少由未包括在压缩数据中的辅助信息的读取导致的总线/存储器带宽消耗。存储器储存压缩数据和用于读取压缩数据的辅助信息。半导体装置包括高速缓存,其中储存在存储器中储存的辅助信息;控制单元,当接收用于读取存储器中储存的压缩数据的读取请求时,如关于压缩数据的辅助信息储存在高速缓存中则从高速缓存读取关于压缩数据的辅助信息,如关于压缩数据的辅助信息未储存在高速缓存中则从存储器读取关于压缩数据的辅助信息并将其储存在高速缓存中,以及控制单元使用关于压缩数据的辅助信息从存储器读取压缩数据;展开单元,展开从存储器读取的压缩数据。
-
公开(公告)号:CN107402892B
公开(公告)日:2023-06-27
申请号:CN201710343722.0
申请日:2017-05-16
Applicant: 瑞萨电子株式会社
IPC: G06F12/14
Abstract: 在现有技术的半导体器件中存以下问题:不能针对在主算术单元中执行的程序使用的子算术单元对共享存储器的访问执行存储器保护。根据一个实施例,半导体器件包括:子算术单元,被配置为执行主算术单元执行的程序的一部分的处理,以及由主算术单元和子算术单元共享的共享存储器,其中所述子算术单元包括:存储器保护单元,被配置为基于从所述主算术单元提供的访问允许范围地址值来允许或禁止对所述共享存储器的访问,对所述共享存储器的访问是由子算术单元执行的处理产生的访问。
-
公开(公告)号:CN105391972B
公开(公告)日:2021-01-05
申请号:CN201510524774.9
申请日:2015-08-25
Applicant: 瑞萨电子株式会社
Abstract: 本发明涉及图像通信设备、图像发送设备和图像接收设备。包括编码部分、解码部分和图像识别部分。编码部分基于计算的编码模式对要输入的视频信号执行编码处理,并且发送编码流。解码部分对接收的编码流执行解码处理,并且输出解码图像。图像识别部分对解码图像执行图像识别处理。编码部分基于代表图像识别部分中的识别结果的确定性的识别准确性信息调整编码模式。
-
公开(公告)号:CN105847819B
公开(公告)日:2020-03-06
申请号:CN201510969813.6
申请日:2015-12-22
Applicant: 瑞萨电子株式会社
IPC: H04N19/423
Abstract: 本发明涉及图像处理设备和半导体设备。在图像处理设备中,运动图像解码处理从输入流提取待解码的目标图像的特征量,并且基于所述特征量,改变从外部存储器到高速缓存存储器的高速缓存填充的读取大小。所述特征量代表例如一个图片(帧或场)中的帧内宏块比例或运动向量变化。当帧内宏块比例高时,所述高速缓存填充的读取大小减小。
-
公开(公告)号:CN105763872B
公开(公告)日:2019-06-14
申请号:CN201510875698.6
申请日:2015-12-03
Applicant: 瑞萨电子株式会社
CPC classification number: H04N19/46 , H04N17/004 , H04N19/44 , H04N19/65 , H04N19/89
Abstract: 视频编码/解码系统及其诊断方法。视频编码/解码系统包括视频编码装置和视频解码装置。视频编码装置包括用于对诊断图像或正常图像进行编码的编码部分。视频解码装置包括:解码部分,用于对由编码部分编码的图像进行解码;校验信号产生部分,用于产生解码图像的校验信号;存储部分,用于存储诊断图像的校验信号的预期值或由校验信号产生部分产生的校验信号;和比较部分,用于将存储在存储部分中的校验信号与由校验信号产生部分产生的校验信号进行比较,以便检测从视频编码装置的图像输入部分到视频解码装置的图像输出部分的所有路径中的故障。
-
公开(公告)号:CN109785880A
公开(公告)日:2019-05-21
申请号:CN201811326029.3
申请日:2018-11-08
Applicant: 瑞萨电子株式会社
IPC: G11C11/409
Abstract: 本发明的实施例涉及半导体器件、数据处理系统、数据读取方法以及数据读取程序。本发明提供一种抑制处理延迟的半导体器件。该半导体器件配备有:多个读取单元,该多个读取单元读取在具有多个存储体的存储器中跨该多个存储体存储的数据;以及访问方法管理部分,当读取单元中的一个读取单元读取数据时,该访问方法管理部分根据除该一个读取单元之外的读取单元的操作情况,确定读取开始存储体编号为要开始读取的存储体编号,并且将所确定的读取开始存储体编号指示给该一个读取单元。
-
公开(公告)号:CN107820086A
公开(公告)日:2018-03-20
申请号:CN201710600897.5
申请日:2017-07-21
Applicant: 瑞萨电子株式会社
IPC: H04N19/17 , H04N21/845
CPC classification number: H04N19/107 , G06T9/007 , H04N19/105 , H04N19/122 , H04N19/17 , H04N19/436 , H04N19/44 , H04N19/573 , H04N21/4728 , H04N21/816 , H04N21/8455
Abstract: 本发明涉及半导体装置、移动图像处理系统、控制半导体装置的方法。可以平滑地移动显示区域。半导体装置顺序地接收多个整体图像,每个整体图像包括多个小画面图像,并且每个整体图像在时间上是连续的并且形成移动图像;并且对接收到的整体图像进行解码。这里,半导体装置包括:接收单元,接收包括小画面图像的整体图像;确定单元,确定包括要解码的小画面图像并且被包括在整体图像中的解码区域;和,解码单元,解码由确定单元确定并且被包括在整体图像中的解码区域中的小画面图像。当在解码区域中出现帧内帧的小画面图像时,确定单元确定新的解码区域。
-
公开(公告)号:CN107197276A
公开(公告)日:2017-09-22
申请号:CN201710116777.8
申请日:2017-03-01
Applicant: 瑞萨电子株式会社
IPC: H04N19/152 , H04N19/176
CPC classification number: H04N5/23229 , H04N19/115 , H04N19/124 , H04N19/132 , H04N19/137 , H04N19/14 , H04N19/142 , H04N19/149 , H04N19/15 , H04N19/152 , H04N19/159 , H04N19/176 , H04N19/20
Abstract: 本发明涉及半导体设备、编码控制方法和相机设备。所述半导体设备包括:编码处理单元,其存储基于指定的编码控制信息来编码的输入数据的被编码流;缓冲器管理单元,其根据所生成数据量来计算——指示存储在发送缓冲器中的数据量的发送缓冲器占用量,以及指示存储在作为被编码流的目的地的接收缓冲器中的数据量的接收缓冲器占用量流;以及控制信息指定单元,其在发送缓冲器占用量等于或小于第一阈值时,向编码处理单元基于该接收缓冲器占用量来指定编码控制信息,并且当发送缓冲器占用量大于第一阈值时,指定编码控制信息以与在等于或小于第一阈值的情况下相比进一步减少所生成数据量。
-
-
-
-
-
-
-
-
-