-
公开(公告)号:CN109726034A
公开(公告)日:2019-05-07
申请号:CN201811270546.3
申请日:2018-10-29
Applicant: 瑞萨电子株式会社
IPC: G06F11/10
Abstract: 本发明提供了数据处理设备,其在数据和错误控制编码要被存储在存储器中的情况下,减少存储器访问量。处理设备包括数据压缩部分、编码生成部分、绑定部分和传输部分。数据压缩部分通过对要存储在存储器中的并且具有预定数据长度的第一数据进行预定压缩处理来生成第二数据。编码生成部分生成针对第一数据或第二数据的错误控制编码。绑定部分通过将由数据压缩部分生成的第二数据绑定到由编码生成部分生成的错误控制编码来生成第三数据。传输部分以预定数据长度为单位向存储器传输由绑定部分生成的第三数据。
-
公开(公告)号:CN109726034B
公开(公告)日:2023-04-11
申请号:CN201811270546.3
申请日:2018-10-29
Applicant: 瑞萨电子株式会社
IPC: G06F11/10
Abstract: 本发明提供了数据处理设备,其在数据和错误控制编码要被存储在存储器中的情况下,减少存储器访问量。处理设备包括数据压缩部分、编码生成部分、绑定部分和传输部分。数据压缩部分通过对要存储在存储器中的并且具有预定数据长度的第一数据进行预定压缩处理来生成第二数据。编码生成部分生成针对第一数据或第二数据的错误控制编码。绑定部分通过将由数据压缩部分生成的第二数据绑定到由编码生成部分生成的错误控制编码来生成第三数据。传输部分以预定数据长度为单位向存储器传输由绑定部分生成的第三数据。
-
公开(公告)号:CN106919514B
公开(公告)日:2024-01-02
申请号:CN201611201981.1
申请日:2016-12-23
Applicant: 瑞萨电子株式会社
IPC: G06F12/04 , G06F12/0877 , G06F12/0893
Abstract: 公开了半导体装置、数据处理系统及半导体装置控制方法。减少由未包括在压缩数据中的辅助信息的读取导致的总线/存储器带宽消耗。存储器储存压缩数据和用于读取压缩数据的辅助信息。半导体装置包括高速缓存,其中储存在存储器中储存的辅助信息;控制单元,当接收用于读取存储器中储存的压缩数据的读取请求时,如关于压缩数据的辅助信息储存在高速缓存中则从高速缓存读取关于压缩数据的辅助信息,如关于压缩数据的辅助信息未储存在高速缓存中则从存储器读取关于压缩数据的辅助信息并将其储存在高速缓存中,以及控制单元使用关于压缩数据的辅助信息从存储器读取压缩数据;展开单元,展开从存储器读取的压缩数据。
-
公开(公告)号:CN105847819B
公开(公告)日:2020-03-06
申请号:CN201510969813.6
申请日:2015-12-22
Applicant: 瑞萨电子株式会社
IPC: H04N19/423
Abstract: 本发明涉及图像处理设备和半导体设备。在图像处理设备中,运动图像解码处理从输入流提取待解码的目标图像的特征量,并且基于所述特征量,改变从外部存储器到高速缓存存储器的高速缓存填充的读取大小。所述特征量代表例如一个图片(帧或场)中的帧内宏块比例或运动向量变化。当帧内宏块比例高时,所述高速缓存填充的读取大小减小。
-
公开(公告)号:CN101547358B
公开(公告)日:2014-01-15
申请号:CN200910005428.4
申请日:2009-01-20
Applicant: 瑞萨电子株式会社
CPC classification number: H04N19/86 , H04N19/103 , H04N19/124 , H04N19/17 , H04N19/176 , H04N19/436 , H04N19/61
Abstract: 本发明提供了一种图像编码设备,在不形成条带的情况下,其不需要在跨过并行处理区域边界的连续宏块之间的量化参数的引用。图像编码设备从并行处理区域的顶部顺序地通过并行处理对编码目标图像的宏块进行编码,并且该图像编码设备具有用于每个并行处理区域的编码元件。当并行处理区域的顶部宏块的所有量化正交变换系数为零时,编码元件将非零系数添加到部分系数,使得系数为非零。因此,抑制在每个并行处理区域的顶部宏块中生成跳过宏块。由于没有必要形成条带,因此在并行处理区域边界上应用预测,因而编码效率提高。在解码时不会产生错误,并且解码图像质量不会劣化。
-
公开(公告)号:CN109582589B
公开(公告)日:2023-12-15
申请号:CN201811124361.1
申请日:2018-09-26
Applicant: 瑞萨电子株式会社
IPC: G06F12/02 , G06F12/0882
Abstract: 本公开的实施例涉及半导体设备及存储器访问方法。关于存储压缩数据的区域与存储访问压缩数据所需的辅助信息的区域之间的关联,需要通过软件管理每个处理单元的关联,使得处理变得复杂。在存储空间上限定包括压缩数据存储区域的管理单元存储区域和包括辅助信息的辅助信息存储区域。通过根据指示存储器上设置管理单元存储空间的位置的地址计算辅助信息地址,辅助信息存储区域的地址、压缩数据的地址、压缩数据以及辅助信息彼此相关联,并且读取辅助信息。
-
公开(公告)号:CN110572663B
公开(公告)日:2022-09-13
申请号:CN201910451663.8
申请日:2019-05-28
Applicant: 瑞萨电子株式会社
IPC: H04N19/42 , H04N19/176 , H04N19/117 , H04N19/44 , H04N19/61 , H04N19/625 , H04N19/86
Abstract: 本发明提供一种能够在不增加电路尺寸的情况下实现有效压缩的半导体器件和使用该半导体器件的处理方法。根据实施例,一种图像处理器包括:编码电路,用于对分割成多个区块的目标图像进行图像处理,所述图像处理对每个区块进行;确定电路,用于确定区块边界是否被包括在用作目标图像的压缩单位的图像块的区域中;压缩电路,用于根据确定电路的确定结果压缩由编码电路处理的图像块。
-
公开(公告)号:CN110572663A
公开(公告)日:2019-12-13
申请号:CN201910451663.8
申请日:2019-05-28
Applicant: 瑞萨电子株式会社
IPC: H04N19/42 , H04N19/176 , H04N19/117 , H04N19/44 , H04N19/61 , H04N19/625 , H04N19/86
Abstract: 本发明提供一种能够在不增加电路尺寸的情况下实现有效压缩的半导体器件和使用该半导体器件的处理方法。根据实施例,一种图像处理器包括:编码电路,用于对分割成多个区块的目标图像进行图像处理,所述图像处理对每个区块进行;确定电路,用于确定区块边界是否被包括在用作目标图像的压缩单位的图像块的区域中;压缩电路,用于根据确定电路的确定结果压缩由编码电路处理的图像块。
-
公开(公告)号:CN109582589A
公开(公告)日:2019-04-05
申请号:CN201811124361.1
申请日:2018-09-26
Applicant: 瑞萨电子株式会社
IPC: G06F12/02 , G06F12/0882
Abstract: 本公开的实施例涉及半导体设备及存储器访问方法。关于存储压缩数据的区域与存储访问压缩数据所需的辅助信息的区域之间的关联,需要通过软件管理每个处理单元的关联,使得处理变得复杂。在存储空间上限定包括压缩数据存储区域的管理单元存储区域和包括辅助信息的辅助信息存储区域。通过根据指示存储器上设置管理单元存储空间的位置的地址计算辅助信息地址,辅助信息存储区域的地址、压缩数据的地址、压缩数据以及辅助信息彼此相关联,并且读取辅助信息。
-
公开(公告)号:CN106919514A
公开(公告)日:2017-07-04
申请号:CN201611201981.1
申请日:2016-12-23
Applicant: 瑞萨电子株式会社
IPC: G06F12/04 , G06F12/0877 , G06F12/0893
CPC classification number: G06F12/0875 , G06F3/0604 , G06F3/0638 , G06F3/0673 , G06F12/023 , G06F12/0862 , G06F2212/1024 , G06F2212/1044 , G06F2212/302 , G06F2212/401 , G06F2212/466 , G06F2212/60 , G06F12/04 , G06F12/0877 , G06F12/0893
Abstract: 公开了半导体装置、数据处理系统及半导体装置控制方法。减少由未包括在压缩数据中的辅助信息的读取导致的总线/存储器带宽消耗。存储器储存压缩数据和用于读取压缩数据的辅助信息。半导体装置包括高速缓存,其中储存在存储器中储存的辅助信息;控制单元,当接收用于读取存储器中储存的压缩数据的读取请求时,如关于压缩数据的辅助信息储存在高速缓存中则从高速缓存读取关于压缩数据的辅助信息,如关于压缩数据的辅助信息未储存在高速缓存中则从存储器读取关于压缩数据的辅助信息并将其储存在高速缓存中,以及控制单元使用关于压缩数据的辅助信息从存储器读取压缩数据;展开单元,展开从存储器读取的压缩数据。
-
-
-
-
-
-
-
-
-