-
公开(公告)号:CN102057575A
公开(公告)日:2011-05-11
申请号:CN200980121136.5
申请日:2009-06-03
Applicant: 松下电器产业株式会社
Inventor: 西田英志
IPC: H03K19/173
CPC classification number: H03K19/17776 , H03K19/17756 , H04N5/14 , H04N5/4401 , H04N21/426 , H04N21/4432
Abstract: 本发明提供一种信号处理装置,包含可变更逻辑结构的第1可重构电路和第2可重构电路,利用依次重构的各可重构电路,进行涉及与连接的外部装置之间交换的信号的处理,其中,在基于第1结构信息的第1可重构电路的重构完成了之后、且基于第2结构信息的第2可重构电路的重构完成之前的第1时刻,在连结与所述外部装置连接的外部接口和与内部装置连接的内部接口的路径上,形成插入第1可重构电路的信号传送路径,在第2可重构电路中的所述重构完成了之后的第2时刻,变更所述信号传送路径,以便在连结第1可重构电路与内部接口的路径上,插入第2可重构电路。
-
公开(公告)号:CN100524204C
公开(公告)日:2009-08-05
申请号:CN03160365.3
申请日:2003-09-25
Applicant: 松下电器产业株式会社
IPC: G06F9/38
CPC classification number: G06F9/30025 , G06F9/30014 , G06F9/30021 , G06F9/30036 , G06F9/30094 , G06F9/30145 , G06F9/3016 , G06F9/30167
Abstract: 本发明提供一种执行高性能SIMD运算的处理器等。其具备解码部(20)与运算部(40)等,一旦解码部(20)译码指令vcchk,则运算部(40)等判断条件标志寄存器CFR(32)的矢量条件标志VC0-VC3(110)是否全部为0,在全部为0的情况下,分别将条件标志寄存器CFR(32)的条件标志C4及C5设为1及0,在不全部为0的情况下,分别将条件标志C4及C5设为0及1。另外,在条件标志C0-C3中存储矢量条件标志VC0-VC3。
-
公开(公告)号:CN100397419C
公开(公告)日:2008-06-25
申请号:CN200410096120.2
申请日:2004-11-26
Applicant: 松下电器产业株式会社
CPC classification number: G06T1/20 , G06F9/30181 , G06F9/345 , G06F9/3885 , G06F9/3887
Abstract: 一种SIMD类型的并行操作设备,包括:包含多个处理器单元的该SIMD类型的处理器单元组,其中各个处理器单元同时执行相同的操作;该处理器单元组中的各个处理器单元可访问的数据存储器;以及地址转换单元,用于根据控制信号,通过改变地址的位的位置来转换该处理器单元访问的数据存储器的地址。该地址转换单元在改变该位的位置中优选地将从地址数据的低位的第一位、第二位和第三位重新排列为从该低位的第二位、第三位和第一位。
-
公开(公告)号:CN101111818A
公开(公告)日:2008-01-23
申请号:CN200580047363.X
申请日:2005-08-24
Applicant: 松下电器产业株式会社
CPC classification number: G06F9/30094 , G06F9/30036 , G06F9/30058 , G06F9/30072 , G06F9/3885
Abstract: 本发明提供一种运算处理装置,能够以尽量少的步骤来执行,利用各个运算单元所生成的条件标志,生成共通参照的条件标志的运算。以一个指令对多个数据进行并行处理的运算处理装置(100)包括:处理单元(102、103),根据指令寄存器所存储的指令的评价结果,执行共通的运算;以及条件标志运算器(104),对各处理单元所保存的条件标志执行逻辑运算和比较运算的某一个,将执行后的结果传输到处理单元,并将条件标志更新为执行后的结果。
-
公开(公告)号:CN1658186A
公开(公告)日:2005-08-24
申请号:CN200510009024.4
申请日:2005-02-16
Applicant: 松下电器产业株式会社
IPC: G06F15/80
CPC classification number: G06F9/3885 , G06F9/30181 , G06F9/3824 , G06F9/3826 , G06F9/3828 , G06F9/3887 , G06F15/8015
Abstract: 一种具有多个处理单元的处理器,具有进行指令的解码的译码器,上述各处理单元包括:传送模式存储部,存储了表示从任意的处理单元对该处理单元传送数据的所谓传送模式的值;传送部,在根据上述传送模式决定的处理单元之间进行数据传送;更新部,根据由上述译码器对当前指令的解码结果进行上述传送模式存储部的值的更新。
-
公开(公告)号:CN1655118A
公开(公告)日:2005-08-17
申请号:CN200410081755.5
申请日:2004-12-30
Applicant: 松下电器产业株式会社
CPC classification number: G06F9/3853 , G06F9/30145 , G06F9/30156 , G06F9/3016 , G06F9/3822 , G06F9/3885
Abstract: 一种具有指令集的VLIW处理器,其尺寸减小以便需要较小的位数来指定寄存器。该VLIW处理器10包括寄存器文件12,第一至第三运算单元14a-14c等,并且执行特长指令字。该特长指令字包括寄存器指定字段,其指定寄存器文件12中最小的一个寄存器和多个指令。每个指令的操作数具有src1 src2和dst位,指示由寄存器指定字段指定的寄存器是否将被用作源寄存器和目的寄存器。
-
公开(公告)号:CN1610265A
公开(公告)日:2005-04-27
申请号:CN200410086167.0
申请日:2004-10-19
Applicant: 松下电器产业株式会社
CPC classification number: H03M7/4006 , H04N19/42 , H04N19/436 , H04N19/91
Abstract: 本发明提供一种算术解码装置、算术编码装置、算术解码/编码装置、携带终端装置、活动图像摄影装置、以及活动图像记录/重放装置。该算术解码装置(100)具备:自适应算术解码部(110)、上下文计算部(120)、以及解码控制部(130)。自适应算术解码部(110)具有:算术解码部(111)、码元出现概率控制部(114)、以及概率状态存储部(115)。上下文计算部(120),对于输入的可变长度码的输入码(VLC),根据该语法要素的种类和已经解码比特数生成上下文号码,并输出到自适应算术解码部(110)。自适应算术解码部(110)根据码元的出现频率适当变更码元出现概率,对输入码(VLC)进行算术解码,并将输出数据(OD)输出。解码控制部(130)进行算术解码装置(100)整体的控制。
-
公开(公告)号:CN1497435A
公开(公告)日:2004-05-19
申请号:CN03160365.3
申请日:2003-09-25
Applicant: 松下电器产业株式会社
IPC: G06F9/38
CPC classification number: G06F9/30025 , G06F9/30014 , G06F9/30021 , G06F9/30036 , G06F9/30094 , G06F9/30145 , G06F9/3016 , G06F9/30167
Abstract: 本发明提供一种执行高性能SIMD运算的处理器等。其具备解码部(20)与运算部(40)等,一旦解码部(20)译码指令vcchk,则运算部(40)等判断条件标志寄存器CFR(32)的矢量条件标志VC0-VC3(110)是否全部为0,在全部为0的情况下,分别将条件标志寄存器CFR(32)的条件标志C4及C5设为1及0,在不全部为0的情况下,分别将条件标志C4及C5设为0及1。另外,在条件标志C0-C3中存储矢量条件标志VC0-VC3。
-
公开(公告)号:CN1383688A
公开(公告)日:2002-12-04
申请号:CN01801753.3
申请日:2001-04-23
Applicant: 松下电器产业株式会社
IPC: H04N7/68
CPC classification number: H04N19/80 , G06T3/4007 , G06T3/4023 , G06T5/20 , G06T2200/28
Abstract: 本发明为进行用于实现垂直方向缩小的过滤处理的像素运算装置,具有对压缩视频数据进行解码的解码部401;保存解码后帧数据的帧存储器402;通过对帧数据进行垂直过滤处理以实现垂直方向缩小的过滤部403;保存作为所述垂直过滤部输出的垂直方向缩小图像的缓冲存储器404;根据解码装置中帧数据的解码状态和过滤装置的帧数据的过滤状态,对过滤装置加以控制以免过滤装置发生过载运行及欠载运行的控制部406。
-
公开(公告)号:CN103098118B
公开(公告)日:2015-11-25
申请号:CN201280002862.7
申请日:2012-05-21
Applicant: 松下电器产业株式会社
Inventor: 西田英志
IPC: G09G5/14 , G06T3/00 , G06T3/40 , G09G5/00 , G09G5/36 , G09G5/377 , G09G5/38 , G09G5/393 , G09G5/395 , H04N21/472
CPC classification number: H04N7/0117 , G06T3/4092 , G09G5/026 , G09G5/14 , G09G5/373 , G09G5/391 , G09G5/393 , G09G5/395 , G09G2340/0442 , G09G2340/10 , G09G2354/00 , H04N5/44504 , H04N21/42653 , H04N21/4314 , H04N21/440263
Abstract: 本发明的目的在于,降低多窗口显示所需要的存储器带宽,针对使显示影像的尺寸随时间经过一起变化的描绘脚本,提高描绘响应性能。本发明的描绘装置具有:脚本处理器(101),对描绘脚本进行解读,并按照每个帧期间计算各个图片的缩小率;多个解码器(107),对编码影像数据进行解码;第1缩放器(103),按照脚本处理器(101)计算出的缩小率缩小图片;存储器(106),存储缩小后的各个图片;第2缩放器(113),读出在存储器中存储的缩小后的各个图片,并变换为在当前帧期间中脚本处理器计算出的缩小率;合成部(115),将由第2缩放器变换了缩小率后的各个图片合成。
-
-
-
-
-
-
-
-
-