-
公开(公告)号:CN1879092A
公开(公告)日:2006-12-13
申请号:CN200480033377.1
申请日:2004-09-08
Applicant: 松下电器产业株式会社
CPC classification number: G06F12/0842 , G06F12/0848 , G06F12/121 , G06F12/126
Abstract: 本发明的高速缓冲存储器为N-路组联方式的高速缓冲存储器,包括:控制寄存器,示出N个通路中的1个或多个通路;控制单元,使控制寄存器示出的通路激活;以及更新单元,对控制寄存器的内容进行更新,上述控制单元对由控制寄存器所示出的激活通路以外的通路至少限制置换。
-
公开(公告)号:CN1286005C
公开(公告)日:2006-11-22
申请号:CN02157029.9
申请日:2002-12-19
Applicant: 松下电器产业株式会社
IPC: G06F9/38
CPC classification number: G06F9/30014 , G06F7/57
Abstract: 微处理器,包括计算单元,该计算单元(i)包括均能够进行局部数据计算的局部计算单元,和(ii)能够进行N位或少于N位的数据计算,其中N为局部数据计算单元进行数据计算的总位数。当使计算单元根据一条从一个存储器中取得的指令进行数据计算时,该微处理器根据一个以进行数据计算的位数形式选择的位宽模式,来控制局部计算单元,以便(i)使所有的局部计算单元投入运行,或(ii)暂停一个预定数量的局部计算单元的运行,而使其余的局部计算单元投入运行。
-
公开(公告)号:CN1862521A
公开(公告)日:2006-11-15
申请号:CN200510092463.6
申请日:2003-06-03
Applicant: 松下电器产业株式会社
IPC: G06F15/80
CPC classification number: G06F9/30014 , G06F9/30018 , G06F9/30036 , G06F9/30145 , G06F9/30167 , G06F9/3885 , G06F9/3887 , G06F15/8015
Abstract: 提供一种执行对作为SIMD运算对象的操作数位置的约束少、弹性高的SIMD运算的处理器。具备解码部(20)和运算部(40)等,若解码部(20)译码命令[vxaddh Rc,Ra,Rb],则算术逻辑、比较运算器(41)等(i)将寄存器Ra的上位16位与寄存器Rb的下位16位相加,将结果存储在寄存器Rc的上位16位中,同时,(ii)将寄存器Ra的下位16位与寄存器Rb的上位16位相加,将结果存储在寄存器Rc的下位16位中。
-
公开(公告)号:CN1782989A
公开(公告)日:2006-06-07
申请号:CN200510125175.6
申请日:1997-08-27
Applicant: 松下电器产业株式会社
CPC classification number: G06F9/4843 , G06F9/3009 , G06F9/3822 , G06F9/3851
Abstract: 一种执行多个指令流的多线程处理器,包括:多个功能单元,执行指令;多个指令解码器,与各指令流对应地设置,解码各个指令,完成作为执行该指令的功能单元要求将解码指令发给该功能单元的指令发出要求;优先权存储器,存储各指令流的优先权,各优先权与其他指令流的优先权独立,并通过专用指令变更;自停止数据存储器,在各指令流中存储指令流处于执行状态还是处于停止状态的自停止数据;调解器,接收来自多个指令解码部分通知的指令发出要求,2个以上的指令发出要求同时指定一个功能单元的情况下,根据优先权存储器中存储的优先权,确定向该功能单元要发出的解码指令;停止器,根据所述自停止数据,停止与正处于停止状态的指令流相应的指令解码部分向调解器的指令发出要求的通知。
-
公开(公告)号:CN1585490A
公开(公告)日:2005-02-23
申请号:CN200410064142.0
申请日:2004-08-19
Applicant: 松下电器产业株式会社
CPC classification number: H04N19/86 , H04N19/42 , H04N19/436 , H04N19/44 , H04N19/523 , H04N19/61
Abstract: 信号处理装置包括指令并行处理器(100)、第1数据并行处理器(101)、第2数据并行处理器(102)、及专用硬件——运动检测单元(103)、去块效应滤波处理单元(104)以及可变长度编码/解码处理单元(105)。通过该结构,能够提供一种信号处理装置、及使用它的电子设备,在处理量多的图像压缩解压算法的信号处理中用软件和硬件来分散负担,实现很高的处理能力和灵活性。
-
公开(公告)号:CN1183778C
公开(公告)日:2005-01-05
申请号:CN99105521.7
申请日:1999-02-12
Applicant: 松下电器产业株式会社
CPC classification number: H04N5/44508 , H04N5/4401 , H04N5/44504 , H04N19/423 , H04N19/61 , H04N21/4435
Abstract: 在要求确保OSD数据的存储区域时,数据削减控制部64废弃处于所述显示画面上的规定部位的宏数据块,OSD数据存取音63把OSD数据写入到应写入帧存储装置中被废弃的宏数据块的区域内。这样,只有在要求确保OSD数据的存储区域的情况下,才把对应于帧存储装置内的所述显示画面中的规定部位的区域分配给OSD数据存储区,所以不会伴随图象质量的劣化。
-
公开(公告)号:CN1162010C
公开(公告)日:2004-08-11
申请号:CN97191144.4
申请日:1997-08-28
Applicant: 松下电器产业株式会社
CPC classification number: H04N5/907 , H04N9/64 , H04N19/42 , H04N19/423 , H04N19/61
Abstract: 一种备有将一画面的图象分割成横m象素×纵n象素的多个象素块进行存储的图象存储器的图象译码设备,图象存储器具有行列状的存储区,用于将构成一个象素块的s×t个第一色差分量和构成同一象素块的s×t个第二色差分量存储在从由某行地址和第一列地址特定的开始区到由该行地址和第二列地址特定的结束区的连续区中(图10),将构成同一象素块的m×n个亮度分量存储在从由另外的某行地址和第三列地址特定的另外的开始区到由该行地址和第四列地址特定的结束区的连续区中。
-
公开(公告)号:CN1113289C
公开(公告)日:2003-07-02
申请号:CN98108100.2
申请日:1998-03-03
Applicant: 松下电器产业株式会社
IPC: G06F9/44
CPC classification number: G06F9/4881 , G06F9/30087 , G06F9/3009 , G06F9/3851 , H04N19/42 , H04N19/61
Abstract: 计数器52为初始值设定为“1”、上限值设定为“4”的计数器,与时钟信号同步地按1、2、3、4、1、2、3、4这样来对触发器51中保存的计数值进行计数。此时钟信号是指令译码控制单元11用于指令的执行控制,所以指令译码控制单元11每执行一次指令计数器52即作一次计数。比较器54将计数器52计数得到的值与整数值“4”进行比较,如果二者相一致,即使任务转换信号chg_task_ex值成为高电平值进行消化下一任务的转换。
-
公开(公告)号:CN1383529A
公开(公告)日:2002-12-04
申请号:CN01801735.5
申请日:2001-04-23
Applicant: 松下电器产业株式会社
Abstract: 本发明是用以执行滤波处理的像素运算装置,设有16个像素处理部分1~16及用以供给16个像素数据与滤波器系数的输入缓冲器群22;各像素处理部分,在用输入缓冲器群22供给的像素数据与滤波器系数进行运算后,从邻接的像素处理部分取得像素数据,用所取得的像素数据运算并将运算结果累积。通过重复进行这样的取得与累积操作,进行按重复次数而定的抽头数的滤波处理。
-
公开(公告)号:CN101626473B
公开(公告)日:2013-07-10
申请号:CN200910164112.X
申请日:2005-04-01
Applicant: 松下电器产业株式会社
IPC: H04N5/775
CPC classification number: G06F13/4027 , H04N5/775 , H04N5/781 , H04N5/85 , H04N5/907 , H04N9/7921 , H04N9/8042
Abstract: 提供能够将在影像声音设备的开发中得到的设计资源也转用到其他种类的影像声音设备中的影像声音处理用集成电路。具备:微型计算机块(2),具有CPU;流I/O块(4),与外部装置进行影像及声音流的输入输出;媒体处理块(3),执行媒体处理,该媒体处理包括输入到流I/O块(4)中的影像及声音流等的压缩及扩展中的至少1个;AVIO块(5),将由媒体处理块(3)进行媒体处理后的影像及声音流变换为影像及声音信号,并输出给外部设备等;存储器IF块(6),控制微型计算机块(2)、流I/O块(4)、媒体处理块(3)及AVIO块(5)与外部存储器(9)之间的数据传送。
-
-
-
-
-
-
-
-
-