一种碳化硅MOSFET晶体管器件

    公开(公告)号:CN115548101B

    公开(公告)日:2023-03-10

    申请号:CN202211488433.7

    申请日:2022-11-25

    Applicant: 浙江大学

    Inventor: 任娜 盛况

    Abstract: 本申请涉及一种碳化硅MOSFET晶体管器件,在相邻的两个元胞结构之间设计了一个互联结构,使得相邻的两个元胞结构通过互联结构相连接,在浪涌冲击或短路故障发生的瞬间,可以使等离子体迅速地从一个元胞结构扩散到相邻的元胞结构中,从而获得载流子浓度和电流密度的均匀分布,避免器件内部发生局部热量集中和温升严重的现象,提高器件的浪涌与短路可靠性。

    用于碳化硅截面形貌观察的切片方法

    公开(公告)号:CN115493870A

    公开(公告)日:2022-12-20

    申请号:CN202211091066.7

    申请日:2022-09-07

    Abstract: 用于碳化硅截面形貌观察的切片方法,属于半导体技术领域,用于碳化硅截面形貌观察的切片方法,包括以下步骤:步骤S1:选择碳化硅基底,在所述碳化硅基底上进行图形转移;步骤S2:使用划片机对碳化硅基底进行划片;步骤S3:使用金刚笔对碳化硅基底进行裂片;步骤S4:判断裂片形貌。本发明可以降低碳化硅截面形貌观察的科研成本,简化操作过程,减少碳化硅截面形貌待观察处的损伤。

    一种适用于有机硅弹体复合材料制备的氧化锌材料、其改性方法和应用

    公开(公告)号:CN115181330A

    公开(公告)日:2022-10-14

    申请号:CN202210922854.X

    申请日:2022-08-02

    Abstract: 本发明属于高电压与绝缘材料领域,本发明提供了一种适用于有机硅弹体复合材料制备的氧化锌材料、其改性方法和应用,该改性方法包括:将四针状氧化锌晶须与硅烷偶联剂KH570酸性水解液进行反应,使KH570分子结构键合于四针状氧化锌晶须表面,得到改性氧化锌材料。本发明将改性四针状氧化锌晶须材料加入有机硅弹体中,既可以实现较强的非线性电导特性,又可以实现较强的非线性介电特性。本发明实施例的更低掺杂浓度的有机硅弹体/四针状氧化锌晶须复合材料,已具有较强的非线性介电和电导特性,并且其同时保持较高的直流击穿场强。本发明操作流程简单、成本低廉、易于工业化生产;本发明材料主要用于高频交流电力电子设备绝缘。

    多级超级结结构及其自对准制备方法

    公开(公告)号:CN114649406A

    公开(公告)日:2022-06-21

    申请号:CN202210537454.7

    申请日:2022-05-18

    Abstract: 本发明涉及多级超级结结构及其自对准制备方法。多级超级结结构包括外延层和多级超级结柱区,多级超级结柱区包括多个单级柱区,多个单级柱区对应多个单级沟槽,多级超级结结构的自对准制备方法包括:生长表面刻蚀掩膜和多次形成沟槽侧壁保护层,并使用所述表面刻蚀掩膜和所述沟槽侧壁保护层进行多次自对准刻蚀,形成多级沟槽。本发明提出的多级超级结结构及其自对准制备方法可以实现对超级结沟槽侧壁倾角的调控,通过形成沟槽侧壁保护层然后多级刻蚀的方式,可以有效减小深沟槽刻蚀时由于侧蚀效应带来的影响,使得超级结深沟槽保持相对较高的垂直度,提升超级结器件的性能。

    一种基于外延回填工艺的超级结器件对准标记保护方法

    公开(公告)号:CN114242691A

    公开(公告)日:2022-03-25

    申请号:CN202111534725.5

    申请日:2021-12-15

    Abstract: 本发明涉及半导体技术领域中的一种基于外延回填工艺的超级结器件对准标记保护方法,包括在对准标记区域形成一定厚度的对准标记缺陷层、在外延回填及抛光工艺后通过化学腐蚀去除对准标记缺陷层形成对准标记,避免了外延回填及抛光工艺对对准标记造成的损伤,解决了基于外延回填工艺的超级结器件多层套刻的对准问题。相较于引入保护物质的对准标记保护方式,该方法有着不污染外延生长腔室,外延回填后表面平坦度不受影响的优势。

    一种碳化硅沟槽栅MOSFET及其制造方法

    公开(公告)号:CN113690321B

    公开(公告)日:2022-03-15

    申请号:CN202111239940.2

    申请日:2021-10-25

    Abstract: 本发明提供了一种碳化硅沟槽栅MOSFET及其制造方法,包括具有第一掺杂类型的衬底,形成在衬底上具有第一掺杂类型的外延层,形成在外延层上方具有第二掺杂类型的外延阱区,形成在外延阱区内具有第一掺杂类型的第一源接触区和具有第二掺杂类型的第二源接触区,沟槽栅,源电极和楼电极,所述沟槽栅包括栅介质和栅电极,其特征在于,所述碳化硅沟槽栅MOSFET包括:包裹在沟槽栅底部的呈凹型的具有第一掺杂类型的注入型电流扩散区,其中所述注入型电流扩散区的底部不高于外延阱区的底部。合理设置注入型电流扩散区,能够限制器件的饱和电流,同时能分离电场峰值和电流位置的位置,降低发热功率,增大器件的短路能力。

Patent Agency Ranking