-
公开(公告)号:CN111309087A
公开(公告)日:2020-06-19
申请号:CN202010174484.7
申请日:2020-03-13
Applicant: 电子科技大学
IPC: G05F1/567
Abstract: 一种宽电源电压范围的正温度系数电流基准源,其中第一PNP三极管、第二PNP三极管、第三PNP三极管构成电流镜,使得第五NPN三极管与第四NPN三极管的集电极电流成比例,该电流比例等于第三PNP三极管与第二PNP三极管的发射结面积的比例,第五电阻上的压降等于第五NPN三极管的基极-发射极电压与第四NPN三极管的基极-发射极电压的差值,第五电阻上的电流乘上第四PNP三极管与第二PNP三极管的发射结面积的比例即为本发明输出的正温度系数电流基准信号。本发明通过适当调整第一电阻、第三电阻、第四电阻的取值,能够保证本发明的结构在低电源电压下可以正常工作;且本发明采用BJT结构,使得本发明允许的最高电源电压值较大,从而获得了宽电源电压范围。
-
公开(公告)号:CN110943718A
公开(公告)日:2020-03-31
申请号:CN201911366299.1
申请日:2019-12-26
Applicant: 电子科技大学
IPC: H03K17/082
Abstract: 一种高侧开关的输出级电路,属于功率集成电路技术领域。本发明提出的输出级电路将输出负压钳位模块与功率管栅极驱动模块、功率管结合起来用于实现感性负载快速退磁,采用功率管代替传统方案中利用类似齐纳电路流过大电流,节约了版图面积;通过负反馈系统将感性负载退磁时功率管源极的负电压的绝对值限制在了有限的范围内以保证整个系统的安全工作,功率管栅极驱动模块中通过第一NMOS管、第七PMOS管限制功率管栅源电压的大小,保证在任何情况下功率管的栅氧均不会被击穿;同时在输出负压钳位模块运用了超级源极跟随器的结构提高了输出负压钳位时的负反馈环路的环路增益,提高了钳位的精度。
-
公开(公告)号:CN110492871A
公开(公告)日:2019-11-22
申请号:CN201910839982.6
申请日:2019-09-06
Applicant: 电子科技大学
IPC: H03K5/00 , H03K5/1252
Abstract: 一种后沿定时的恒比定时电路,包括第一电阻、第二电阻、电容和比较器,第二电阻的一端连接直流电源,其另一端连接第一电阻的一端和比较器的第一输入端并通过电容后接地;比较器的第二输入端连接第一电阻的另一端和恒比定时电路的输入信号,其输出端作为恒比定时电路的输出端;其中直流电源与输入信号的直流分量相同。本发明只对脉冲信号进行衰减,直流分量保持不变,与传统恒比定时电路中将直流分量和脉冲信号一同进行衰减相比,提高了电路的稳定性;另外本发明只用一个RC网络就实现了衰减和延时,与传统恒比定时电路中量信号分为两路分别进行衰减和延时相比结构更简单。
-
公开(公告)号:CN109921639A
公开(公告)日:2019-06-21
申请号:CN201910204297.6
申请日:2019-03-18
Applicant: 电子科技大学
IPC: H02M3/158
Abstract: 一种基于可变导通时间控制的Buck变换器,属于模拟集成电路技术领域。利用双输入双输出的误差放大器产生误差电流信号和误差电压信号,误差电压信号与采样的含有电感电流信息的电压信号进行比较作为占空比调制器的一个输入信号;利用电流乘法器产生可变的电流作为充电电容的充电电流,实现Buck变换器导通时间可变;将Buck变换器开关节点处电压进行滤波后与充电电容的电压进行比较作为占空比调制器的另一个输入信号,产生占空比受控的逻辑信号经过死区控制和驱动后作为Buck变换器功率管的栅驱动信号,有效的提高了响应速度且减小了输出电压VOUT的下冲或上冲。
-
公开(公告)号:CN109861652A
公开(公告)日:2019-06-07
申请号:CN201910128387.1
申请日:2019-02-21
Applicant: 电子科技大学
Abstract: 一种应用于大输入电容的高带宽高增益跨阻放大器,属于激光三维成像中的模拟信号处理领域。本发明能够适应大输入电容的应用条件,尤其能够应用于大光敏面雪崩二极管阵列读出电路中,跨阻放大器包括慢通路和快通路,慢通路包含两级放大器,第一级放大器为第二NMOS管和第一NMOS管组成共源共栅结构,第二级放大器为第六NMOS管MN6组成共栅放大器,慢通路提供了系统的主要增益;第八NMOS管为共源放大器,形成一个快通道,为系统提供前馈通路,改善系统的稳定性;快通路和慢通路并联在系统中产生左半平面零点,代替传统跨阻放大器中的补偿电容,降低了系统的Q值,实现了跨阻放大器的稳定,解决了传统跨阻放大器的带宽和增益受到雪崩二极管输入电容限制的问题。
-
公开(公告)号:CN107515526B
公开(公告)日:2019-05-21
申请号:CN201710750057.7
申请日:2017-08-28
Applicant: 电子科技大学
IPC: G04F10/00
Abstract: 一种具有宽动态范围的高精度像素级时间幅度转换器,属于模拟集成电路技术领域。包括阶梯方波信号产生模块、三角波信号产生模块和多个像素模块组成的像素阵列,阶梯方波信号产生模块用于产生阶梯方波信号STEP并输出到像素模块的第一输入端,三角波信号产生模块用于产生三角波信号TRIANGLE并输出到像素模块的第二输入端,像素模块用于采样并得到阶梯方波电压和三角波电压,其中采样的阶梯方波电压用于量化时间的高位,采样的三角波电压用于量化时间的低位。本发明在实现精确测量时间的同时,又能测量宽动态范围内的时间间隔;且像素模块内的电路比较简单,每个像素模块的面积并不大,便于在同一芯片上大规模的集成时间幅度转换器TAC。
-
公开(公告)号:CN107367926B
公开(公告)日:2019-05-21
申请号:CN201710750704.4
申请日:2017-08-28
Applicant: 电子科技大学
IPC: G04F10/00
Abstract: 一种宽动态范围高精度的像素级时间幅度转换器,属于模拟集成电路技术领域。包括斜坡信号产生模块、三角波信号产生模块和多个像素模块组成的像素阵列,斜坡信号产生模块用于产生斜坡信号RAMP并输出到像素模块的第一输入端,三角波信号产生模块用于产生三角波信号TRIANGLE并输出到像素模块的第二输入端,像素模块用于采样并得到斜坡电压和三角波电压,其中采样的斜坡电压用于量化时间的高位,采样的三角波电压用于量化时间的低位。本发明在实现精确测量时间的同时,又能测量宽动态范围内的时间间隔;且像素模块内的电路比较简单,每个像素模块的面积并不大,便于在同一芯片上大规模的集成时间幅度转换器TAC。
-
公开(公告)号:CN106028049B
公开(公告)日:2018-11-13
申请号:CN201610529240.X
申请日:2016-07-06
Applicant: 电子科技大学
IPC: H04N19/625 , H04N19/42 , H04N19/423
Abstract: 本发明属于集成电路技术领域,具体的说涉及一种二维DCT图像处理器。本发明的图像处理器包括数据选择模块,状态控制模块,一维DCT模块,和移位寄存器阵列;数据选择模块的数据输入端接移位寄存器阵列的输出端,控制信号输入端接状态控制模块的输出端,其输出端接一维DCT模块的数据输入端;状态控制模块的输出端接移位寄存器阵列的控制信号输入端和数据选择模块的控制信号输入端;一维DCT模块的数据输入端接数据选择模块的输出端,控制信号输入端接外部控制信号,其输出端接移位寄存器阵列的数据输入端,并且也是整个图像处理器的数据输出端。本发明的有益效果为,可以根据不同场合的精度需求调节二维DCT图像处理器的工作模式,使其有更低的能耗。
-
公开(公告)号:CN107515526A
公开(公告)日:2017-12-26
申请号:CN201710750057.7
申请日:2017-08-28
Applicant: 电子科技大学
IPC: G04F10/00
CPC classification number: G04F10/005
Abstract: 一种具有宽动态范围的高精度像素级时间幅度转换器,属于模拟集成电路技术领域。包括阶梯方波信号产生模块、三角波信号产生模块和多个像素模块组成的像素阵列,阶梯方波信号产生模块用于产生阶梯方波信号STEP并输出到像素模块的第一输入端,三角波信号产生模块用于产生三角波信号TRIANGLE并输出到像素模块的第二输入端,像素模块用于采样并得到阶梯方波电压和三角波电压,其中采样的阶梯方波电压用于量化时间的高位,采样的三角波电压用于量化时间的低位。本发明在实现精确测量时间的同时,又能测量宽动态范围内的时间间隔;且像素模块内的电路比较简单,每个像素模块的面积并不大,便于在同一芯片上大规模的集成时间幅度转换器TAC。
-
公开(公告)号:CN107370461A
公开(公告)日:2017-11-21
申请号:CN201710579919.4
申请日:2017-07-17
Applicant: 电子科技大学
IPC: H03F1/02
Abstract: 一种应用于跨阻放大器的补偿结构,属于模拟集成电路技术领域。包括第一运算放大器A1和第二运算放大器A2,补偿结构的输入信号分别连接第一运算放大器A1和第二运算放大器A2的输入端,第一运算放大器A1和第二运算放大器A2的输出端相连并作为补偿结构的输出端,第一运算放大器A1构成高增益、低带宽的慢通路,第二运算放大器A2构成低增益、高带宽的快通路,通过将快通路与慢通路并联产生零点的方式,来降低系统的品质因子Q值,实现跨阻放大器系统稳定。本发明既能使得环路稳定工作,又替代了传统跨阻放大器需要加入的补偿电容,有效减小了跨阻放大器的面积,尤其适用于跨阻放大器的大规模应用,可以有效地节约面积,提高阵列的分辨率。
-
-
-
-
-
-
-
-
-