-
公开(公告)号:CN108733404A
公开(公告)日:2018-11-02
申请号:CN201810524531.9
申请日:2018-05-28
Applicant: 电子科技大学
Abstract: 本发明公开了一种针对FPGA固件的精准逆向工程方法,包括如下步骤:S1、截获比特流数据,并将其保存为比特流文件;S2、使用EDA工具获取FPGA结构信息,根据FPGA结构信息,使用映射生成器生成比特流映射信息,并将FPGA结构信息和比特流映射信息输入数据库;S3、根据比特流映射信息,使用比特流逆向工具将比特流文件进行逆向,并还原成网表文件;S4、结合FPGA结构信息,使用网表逆向工具从网表文件中恢复出功能等价的RTL代码,并输出代码文件。本发明解决了现有技术存在的FPGA逆向工程精确度低、完整度不足以及FPGA设计的安全性与可靠性低的问题。
-
公开(公告)号:CN108268801A
公开(公告)日:2018-07-10
申请号:CN201810051663.4
申请日:2018-01-19
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于逆向工程的Xilinx FPGA固核IP破解方法,首先建立工程,然后调用待破解固核IP并配置固核IP的参数,接着生成并获取比特流文件后,对生成的比特流文件进行逆向工程操作,使用形式化验证的方法剔除IP核以外的冗余代码,得到待破解固核IP的源代码,从而破解固核IP。本发明可以完整破解出网表信息加密但能生成比特流的固核IP的Verilog源代码,从而发现侵犯Xilinx FPGA知识产权的途径,并将其提供给FPGA开发厂商,以便其设计相应的防御措施来防止IP核被侵权。
-
公开(公告)号:CN107609287A
公开(公告)日:2018-01-19
申请号:CN201710857815.5
申请日:2017-09-21
Applicant: 电子科技大学
Abstract: 本发明公开了一种面向FPGA硬件木马植入的逻辑网表分析方法,通过计算出FPGA逻辑网表电路中各个节点的翻转概率,进而找出翻转概率最低的节点,用于下一步的木马植入。本发明需要对FPGA逻辑网表中的LUT、MUX等元件进行建模,得到计算其中节点的翻转概率的方式,然后利用各元件的计算模型,对整个FPGA逻辑网表电路进行分析。本发明具有精确度高、易于实现的特点,能够保证FGPA硬件木马的正确植入。
-
-
公开(公告)号:CN106100786A
公开(公告)日:2016-11-09
申请号:CN201610371364.X
申请日:2016-05-27
Applicant: 电子科技大学
IPC: H04L1/00 , H04L12/815 , H04L25/03
CPC classification number: H04L1/0045 , H04L1/0061 , H04L25/03019 , H04L25/03343 , H04L47/225 , H04L47/23
Abstract: 本发明公开了一种基于报头整体相关的星载ADS‑B报头检测方法,包括:S1、对接收到的ADS‑B基带信号与本地报头信号整体互相关,得到互相关后信号;S2、依据互相关后信号的极值点,进行报头检测;S3、若互相关后信号通过报头检测,则提取报头到达时间;S4、依据报头达到时间,反向确定报头脉冲位置,并计算报头脉冲功率。S5、确认报头。本发明将原有的通过分析ADS‑B基带信号分别得到VPP、ALE、PLE的方式将转变为通过寻找相关峰的位置信息而直接得到报头到达时间HAT的模式。在之后框架检测中,将只利用HAT信息,不再像原来方法那样综合VPP、ALE、PLE信息综合判定。有效利用报头的脉冲宽度及非脉冲部分,在低信噪比情况下检测概率高,能满足星载ADS‑B接收机高灵敏度的要求。
-
公开(公告)号:CN106028293A
公开(公告)日:2016-10-12
申请号:CN201610295592.3
申请日:2016-05-06
Applicant: 电子科技大学
CPC classification number: Y02D70/00 , H04W4/06 , H04W52/0209 , H04W88/02
Abstract: 本发明公开了一种数字集群手持机,解决了现有技术所存在的电路复杂、体积偏大、价格昂贵、功耗高等问题。一种数字集群手持机包括:基带信号处理和控制模块、射频接收模块、射频发射模块、天线收发转换开关、外部接口、电源管理模块以及人机交互模块;其中,所述射频接收模块输出信号至所述基带信号处理和控制模块,所述基带信号处理和控制模块输出信号至所述射频发射模块;所述外部接口、电源管理模块以及人机交互模块均与所述基带信号处理和控制模块连接。本发明具有设计体积小、功耗大大减少、具有大的动态范围以及高的接收灵敏度、受同相/正交信号不平衡度影响小,能较好的减少载波泄露和抑制边带信号。
-
公开(公告)号:CN105791192A
公开(公告)日:2016-07-20
申请号:CN201610298988.3
申请日:2016-05-06
Applicant: 电子科技大学
CPC classification number: H04L27/12 , H04L27/36 , H04L27/362
Abstract: 本发明公开了一种实现4FSK正交调制的方法,解决了现有的直接调频法所存在的由于频率转换处信号相位不连续造成的信号功率谱展宽以及码间串扰问题。本发明将输入的二进制比特流经过符号映射、归零过采样、平方根升余弦基带成型滤波得到输出信号,再经过相位积分得到连续的载波相位,将信号分为I/Q两路,进行正交载波调制得到4?CPFSK信号,通过上述技术手段,有效地解决了现有技术在4FSK调制过程中,由于频率转换处信号相位不连续造成的信号功率谱展宽的问题,同时,采样本发明有效地减小了码间串扰。
-
公开(公告)号:CN102880594B
公开(公告)日:2015-11-18
申请号:CN201210394327.2
申请日:2012-10-17
Applicant: 电子科技大学
IPC: G06F17/16
Abstract: 本发明提供了一种基于多核DSP的并行矩阵全选主元高斯约旦求逆算法,解决了现阶段关于求逆矩阵的算法不能满足所有矩阵,并且现有的矩阵求逆算法已经不能满足高速运算要求的缺陷。本发明将矩阵A划分为p块子矩阵后依此发送给1~(p-1)号处理器,拥有当前主行元素的处理器对主行元素进行更新,并发送给除第0号处理器和自身处理器外其余的处理器后,1~(p-1)号处理器一样对自身的子矩阵进行更新,并分别将自身的子矩阵回传给第0号处理器,然后选择上一主行元素的下一行元素作为新的主行元素重复上述过程,直到主行元素遍历完原矩阵的所有对角线元素。通过上述方案,本发明达到了既能针对所有矩阵可实现求逆功能、又满足高速运算要求的效果。
-
公开(公告)号:CN103389962A
公开(公告)日:2013-11-13
申请号:CN201310321794.7
申请日:2013-07-29
Applicant: 电子科技大学
IPC: G06F15/173
Abstract: 本发明公开了一种基于标准正交基的CDMA片上网络架构及其实现方法,主要解决了现有技术中存在的片上网络架构无法在确保传输质量和传输效率的同时减少资源浪费和减小功耗的问题。该基于标准正交基的CDMA片上网络架构包括集成在一起的网络转发模块和仲裁模块,分别通过网络节点与网络转发模块和仲裁模块相连的两个以上处理单元。通过上述方案,本发明达到了传输质量和传输效率均较高、且资源浪费和功耗较少的目的,具有很高的实用价值和推广价值。
-
公开(公告)号:CN103342304A
公开(公告)日:2013-10-09
申请号:CN201310322866.X
申请日:2013-07-29
Applicant: 电子科技大学
Abstract: 本发明公开了一种基于AHRS的塔吊防撞监控系统及其实现方法,主要解决了现有技术中存在的塔吊防撞监控系统的成本较高、使用灵活性较差,数据传输稳定性不高的问题。该基于AHRS的塔吊防撞监控系统,包括数据处理中心,输出端与数据处理中心相连的姿态数据采集模块,输入端分别与数据处理中心相连的防撞预警模块和用户接口,以及与数据处理中心双向连接的通信模块。通过上述方案,本发明达到了低成本、高精度、稳定传输且便于装卸的目的,具有很高的实用价值和推广价值。
-
-
-
-
-
-
-
-
-