数据处理系统以及分配访问存储器的方法

    公开(公告)号:CN100478931C

    公开(公告)日:2009-04-15

    申请号:CN02141399.1

    申请日:2002-05-07

    CPC classification number: G06F13/1605 Y02D10/14

    Abstract: 一种数据处理系统,包括一个处理器(100),至少一个数据存储器(132),至少一个程序存储器(134)和一个主总线(110),共用于数据存储器和程序存储器,并且将这些存储器连接到所述处理器,其特征在于,所述存储器中的至少一种具有快速访问模式,并且该设备中还包括一个所述主总线(110)和所述存储器之间的分配接口(120),以便在一种所谓的主动访问模式中,通过带有处理器的主总线,将数据存储器和程序存储器中的一个交替地置于通信状态,并且在一种所谓被动访问模式中将另外的存储器处于允许随后的快速访问。

    具有仲裁分组协议的存储器仲裁系统及方法

    公开(公告)号:CN100444131C

    公开(公告)日:2008-12-17

    申请号:CN200580016550.1

    申请日:2005-03-23

    CPC classification number: G06F13/1642 G06F13/1605 G06F13/1684

    Abstract: 一种存储器集线器和一种用于在存储器集线器的数据通路上发送读出响应的方法,其中该存储器集线器插入在发送存储器集线器和接收存储器集线器之间。在存储器集线器中接收仲裁分组,其包含表表示用于相关读出响应的数据通路配置的数据。解码该仲裁分组,并且根据该仲裁分组的数据来配置该数据通路。在存储器集线器中接收该相关读出响应并且将该相关读出响应耦合到用于将其发送到接收存储器集线器的经配置的数据通路上。

    信息处理设备和方法以及程序

    公开(公告)号:CN101290604A

    公开(公告)日:2008-10-22

    申请号:CN200810095007.0

    申请日:2008-04-21

    Inventor: 足立直大

    CPC classification number: G06F13/1673 G06F12/1081 G06F13/1605

    Abstract: 本发明提供了信息处理设备和方法以及程序。这里公开了一种信息处理设备,包括:设置装置,用于设置最大传送大小;计算装置,用于从第一数据量中减去第二数据量,以计算第三数据量;边界判定装置,用于判断此传送是否将会涉及延伸跨过页边界;缓冲器边界判定装置,用于判断此传送是否将会涉及超过缓冲器大小;传送大小判定装置,用于判断第三数据量是否等于或小于最大传送大小;以及判定装置,用于基于由边界判定装置作出的第一判断、由缓冲器边界判定装置所作出的第二判断以及由传送大小判定装置作出的第三判断,来确定在第三数据量的限度内要传送的数据的数据量。

    共享内存分块的访问控制
    84.
    发明公开

    公开(公告)号:CN101180802A

    公开(公告)日:2008-05-14

    申请号:CN200580049883.4

    申请日:2005-09-22

    Inventor: 郑宗植

    CPC classification number: G06F13/1605 G11C8/16

    Abstract: 公开了用于控制对共享内存分区的多重访问的方法和具有共享内存的便携终端。根据本发明的实施例,共享内存的存储区域划分成多个存储区域,并且为了存储数据每个控制部件通过每个访问端口访问存储区域并将访问有关存储区域的优先权传送到另一个控制部件,由此允许由另一个控制部件访问。通过本发明,可以最小化多个控制部件之间的数据通讯时间,并且可以优化每个控制部件的处理效率。

    避免行激活与列读取或列写入命令之间冲突的方法及设备

    公开(公告)号:CN1786895A

    公开(公告)日:2006-06-14

    申请号:CN200510124678.1

    申请日:2005-11-14

    CPC classification number: G06F13/1605

    Abstract: 提供了避免行激活和列读取或列写入命令之间冲突的方法及设备。存储器控制器包括控制逻辑、激活允许逻辑和最后列计数器逻辑。控制逻辑在读或写操作开始时将特定值发送到激活允许逻辑和最后列计数器逻辑,比如新命令加载值、读计数值和写计数值。依次地,控制逻辑从激活允许逻辑接收激活允许信号,其表示新激活命令可被发出的时刻。结果,存储器控制允许激活命令在“奇”命令周期或者最后未完成的列命令已被发出之后的任何时刻开始。

    具有停顿装置的伪多端口数据存储器

    公开(公告)号:CN1656460A

    公开(公告)日:2005-08-17

    申请号:CN03811761.4

    申请日:2003-05-22

    Inventor: J·A·J·莱坦

    CPC classification number: G11C7/1075 G06F13/1605

    Abstract: 一种计算机存储器装置,包括多个第一输入端口装置(17-19),其通过第一路由器装置(32)共同耦合以便选择地馈送至多个第二存储器模块(20-24)。其还包括由所述多个第二存储器模块(20-24)共同馈送的输出端口装置。特别地,所述计算机存储器装置包括存取检测装置(36-40),用于检测对于特定存储器模块,经过多于所述多个第一输入端口装置(17-19)其中一个而发生的同时且冲突的存取,因此用于允许所述同时且冲突的存取之中的仅仅单一一个,同时产生停顿信号(65A)用于将强制性停顿信号(65A)发信令给与另一请求有关的任何请求源。

    总线控制器
    88.
    发明公开

    公开(公告)号:CN1570897A

    公开(公告)日:2005-01-26

    申请号:CN200410055088.3

    申请日:2004-03-19

    Inventor: 丰蔵真木

    CPC classification number: G06F13/1605

    Abstract: 技术问题:总线控制器是在最大循环数下进行设计的,频率较高、设计的困难度较高,增加了费用。解决方法:对于公共存储器21进行访问的请求,各个请求23、24或63、64、65分别具有循环数不同的处理等级的处理装置,根据当前循环数在预测超过界限循环数的情况下,选择循环数较小的处理等级,或者是控制不允许非实时的总线访问请求,能够以全部请求的最大访问循环数和比该最大访问次数的总和较小的循环数进行设计。

Patent Agency Ranking