一种数据采集设备、数据交互设备及数据采集系统

    公开(公告)号:CN109634880A

    公开(公告)日:2019-04-16

    申请号:CN201811518909.0

    申请日:2018-12-12

    Inventor: 王江为 阚宏伟

    CPC classification number: G06F13/1668 G06F13/28

    Abstract: 本发明公开了一种数据采集设备,包括采集接口、内存控制器和DDR内存,所述数据采集设备还包括:DDR接口;所述DDR接口与数据交互设备的第一内存条接口相连,以使所述数据交互设备的交互控制器通过所述第一内存条接口和与处理器相连的第二内存条接口,实现所述数据采集设备与所述处理器之间的数据交互。可见,在本方案中,数据采集设备与处理器之间,通过具有内存条接口的数据交互设备相连,可以使处理器像读写本机内存条一样读写数据采集设备的内存,大大降低了采集设备与处理器之间的传输延时,提高传输带宽;本发明实施例还公开了一种数据交互设备及数据采集系统,同样能实现上述技术效果。

    一种芯片及基于其的数据处理方法和装置

    公开(公告)号:CN109376104A

    公开(公告)日:2019-02-22

    申请号:CN201811143024.7

    申请日:2018-09-28

    CPC classification number: G06F13/1668 G06F13/18 G06F13/28

    Abstract: 本说明书实施例提供一种芯片及基于芯片的数据处理方法和装置,所述方法在芯片端执行,包括:获取由第一应用程序在第一组寄存器中存入的第一内存物理地址和第一控制信息;基于所述第一内存物理地址第一次配置DMA描述符;基于所述第一次配置的DMA描述符,通过DMA模块从所述第一内存物理地址读取所述第一待处理数据和所述第二控制信息;基于所述第一待处理数据,执行所述计算任务,以输出处理结果;基于所述第二内存物理地址第二次配置DMA描述符;以及基于所述第二次配置的DMA描述符,通过DMA模块将所述处理结果写入所述第二内存物理地址。

    获取存储模块通信接口边界的方法及系统

    公开(公告)号:CN109144909A

    公开(公告)日:2019-01-04

    申请号:CN201811037335.5

    申请日:2018-09-06

    Inventor: 冯杰 张坤

    CPC classification number: G06F13/1668

    Abstract: 本发明公开了获取存储模块通信接口边界的方法及系统,属于通信技术领域。获取存储模块通信接口边界的方法为在所述采样时钟为默认相位时,对所述通信接口进行延时处理,识别所述通信接口的通信状态;当所述通信接口的通信状态正常时,调节所述采样时钟的相位,对所述通信接口进行延时处理,获取所述通信接口的边界。本发明通过调整控制单元的通信接口的采样时钟的相位,以及对通信接口进行延时处理,达到找到通信接口的边界的目的,以便于根据通信接口的边界对信号线进行调整,提高存储模块的稳定性。

    转发装置以及控制系统
    8.
    发明公开

    公开(公告)号:CN109039329A

    公开(公告)日:2018-12-18

    申请号:CN201810389631.5

    申请日:2018-04-26

    Inventor: 新富雄二

    CPC classification number: H04L1/0063 G06F13/1668 H03K19/21

    Abstract: 本发明提供一种转发装置以及控制系统,能够简化主设备对从设备的控制并能够进行高速通信。转发装置(40‑K)具备:变换器(50),将自主设备(10)发送的命令CMD1中包含的地址变换为指定内部从设备(30‑K)的地址,并将命令CMD2K转发到内部从设备(30‑K);第一奇偶校验计算器(61),对命令CMD2K计算一位第一奇偶校验位PB1;以及判定电路(80),判定预先确定的中断条件是否成立。在预先确定的中断条件成立的情况下,变换器(50)输出第一奇偶校验位PB1作为命令CMD2K的奇偶校验位。

    一种可编程逻辑器件的控制系统及方法

    公开(公告)号:CN108959157A

    公开(公告)日:2018-12-07

    申请号:CN201810669747.4

    申请日:2018-06-26

    Inventor: 宋国良

    CPC classification number: G06F13/4282 G06F13/1668

    Abstract: 本发明公开了一种可编程逻辑器件的控制系统,包括:处理器和可编程逻辑器件,处理器内置有SMI控制器,且采用SMI总线与可编程逻辑器件相连;本发明通过处理器和可编程逻辑器件之间采用SMI总线进行通信,SMI总线仅有两根信号线,相比于信号线数量较多的Local Bus总线而言,能够减少对处理器和可编程逻辑器件的I/O资源的占用,降低跨单板走线的难度;并且SMI总线的传输速率高,更加适用于实时性要求高的系统。此外,本发明还公开了一种可编程逻辑器件的控制方法,同样具有上述有益效果。

    带Expander背板的硬盘管控方法及服务器

    公开(公告)号:CN108959005A

    公开(公告)日:2018-12-07

    申请号:CN201810696961.9

    申请日:2018-06-29

    Inventor: 陈吉宝 唐斌

    CPC classification number: G06F11/2247 G06F13/1668

    Abstract: 本发明公开一种带Expander背板的硬盘管控方法及服务器,该方法包括:在系统上电后,外接存储卡的BMC控制器芯片从已存储硬盘信息的外接存储卡中获取系统可以支持的本机硬盘信息;Expander背板扫描挂载的硬盘信息,并获取外接存储卡的BMC控制器芯片获取到的系统可以支持的本机硬盘信息;Expander背板将扫描到的挂载的硬盘信息与系统可以支持的本机硬盘信息进行信息比对;若不一致,则Expander背板将不符合外接存储卡内注明支持的硬盘进行disable操作。本发明可以更好的在需要进行硬盘更换或者扩容时进行管控,比如更换成指定厂商的硬盘产品或者扩大硬盘容量时需服务器出货方进行授权。

Patent Agency Ranking