-
公开(公告)号:CN110175137B
公开(公告)日:2024-01-09
申请号:CN201811493558.2
申请日:2018-12-07
Applicant: 三星电子株式会社
IPC: G06F12/0844
Abstract: 本发明涉及一种存储模块、具有其的存储系统及板的布置方法。该存储模块包括模块板和布置在模块板的至少一个外表面上的多个半导体存储器件,模块板包括第一数据通路和第二数据通路以及多个层,第一数据通路和第二数据通路被配置为分别通过在模块板外部彼此相邻布置的第一数据线和第二数据线传输第一数据和第二数据,所述多个层包括穿过其的第一数据通路和第二数据通路。所述多个层包括彼此相邻的第一层和第二层。模块板包括在第一层中从第一数据通路朝向第二数据通路延伸且不连接到第二数据通路的第一数据通路翼以及在第二层中从第二数据通路朝向第一数据通路延伸且不连接到第一数据通路以重叠第一数据通路翼的第七数据通路翼。
-
公开(公告)号:CN100557699C
公开(公告)日:2009-11-04
申请号:CN200410092129.6
申请日:2004-08-13
Applicant: 三星电子株式会社
Abstract: 在存储器模块中,在该存储器模块内至少两个电路板中的一个电路板上配置一个缓冲器。该缓冲器是用于为在存储器模块内至少两个电路板上的存储器芯片缓冲信号的。
-
公开(公告)号:CN1254750C
公开(公告)日:2006-05-03
申请号:CN02142232.X
申请日:2002-08-26
Applicant: 三星电子株式会社
IPC: G06F13/00
CPC classification number: H05K1/0248 , H05K2201/044 , H05K2201/09236 , H05K2201/09254
Abstract: 一种系统板包括一控制单元;各连接器,在一个方向上串联配置并容放一连接装置用于输入和输出数据;以及各信号线,把控制单元连接于各连接器并包含至少一个分支点,其中在相同分支点处分支的各子信号线在从分支点到连接装置的路径的长度和/或负荷方面是相等的。
-
公开(公告)号:CN110175137A
公开(公告)日:2019-08-27
申请号:CN201811493558.2
申请日:2018-12-07
Applicant: 三星电子株式会社
IPC: G06F12/0844
Abstract: 本发明涉及一种存储模块、具有其的存储系统及板的布置方法。该存储模块包括模块板和布置在模块板的至少一个外表面上的多个半导体存储器件,模块板包括第一数据通路和第二数据通路以及多个层,第一数据通路和第二数据通路被配置为分别通过在模块板外部彼此相邻布置的第一数据线和第二数据线传输第一数据和第二数据,所述多个层包括穿过其的第一数据通路和第二数据通路。所述多个层包括彼此相邻的第一层和第二层。模块板包括在第一层中从第一数据通路朝向第二数据通路延伸且不连接到第二数据通路的第一数据通路翼以及在第二层中从第二数据通路朝向第一数据通路延伸且不连接到第一数据通路以重叠第一数据通路翼的第七数据通路翼。
-
公开(公告)号:CN1992545A
公开(公告)日:2007-07-04
申请号:CN200610156723.6
申请日:2006-12-28
Applicant: 三星电子株式会社
CPC classification number: H04L25/0272
Abstract: 提供一种传输系统和方法。该传输系统对于每个传输线组可以传输2-位数据,以及每个传输线组可以包括依次布置的第一、第二和/或第三传输线。第一、第二和/或第三传输线可以分别传输第一、第二和/或第三信号,每个信号具有第一、第二和/或第三值之一,以便可以取决于该2-位数据的逻辑状态,进行第一和第二传输线之间的第一电场和第二和第三传输线之间的第二电场的组合。该传输系统可以使用较少的传输线数目传输差分信号,并且该传输系统可以在相同的电路面积中传输较大量的信号。
-
公开(公告)号:CN1604227A
公开(公告)日:2005-04-06
申请号:CN200410092129.6
申请日:2004-08-13
Applicant: 三星电子株式会社
Abstract: 在存储器模块中,在该存储器模块内至少两个电路板中的一个电路板上配置一个缓冲器。该缓冲器是用于为在存储器模块内至少两个电路板上的存储器芯片缓冲信号的。
-
公开(公告)号:CN1407462A
公开(公告)日:2003-04-02
申请号:CN02142232.X
申请日:2002-08-26
Applicant: 三星电子株式会社
IPC: G06F13/00
CPC classification number: H05K1/0248 , H05K2201/044 , H05K2201/09236 , H05K2201/09254
Abstract: 一种系统板包括一控制单元;各连接器,在一个方向上串联配置并容放一连接装置用于输入和输出数据;以及各信号线,把控制单元连接于各连接器并包含至少一个分支点,其中在相同分支点处分支的各子信号线在从分支点到连接装置的路径的长度和/或负荷方面是相等的。
-
-
-
-
-
-