多位触发器和扫描链电路

    公开(公告)号:CN105897221A

    公开(公告)日:2016-08-24

    申请号:CN201510556938.6

    申请日:2015-09-02

    Abstract: 提供了一种多位触发器和扫描链电路。一种多位触发器包括共享时钟信号的多个多位触发器块。每个多位触发器块包括单个反相器和多个触发器。单个反相器通过将时钟信号反相来产生反相时钟信号。每个触发器包括主锁存部和从锁存部,并且每个触发器基于时钟信号和反相时钟信号来操作主锁存部和从锁存部。这里,触发器在时钟信号的上升沿被触发。因此,作为主从触发器进行操作的多位触发器可使在时钟信号传输所经过的时钟路径中发生的功耗最小化(或减少该功耗)。

    多位触发器和扫描链电路

    公开(公告)号:CN105897221B

    公开(公告)日:2020-06-12

    申请号:CN201510556938.6

    申请日:2015-09-02

    Abstract: 提供了一种多位触发器和扫描链电路。一种多位触发器包括共享时钟信号的多个多位触发器块。每个多位触发器块包括单个反相器和多个触发器。单个反相器通过将时钟信号反相来产生反相时钟信号。每个触发器包括主锁存部和从锁存部,并且每个触发器基于时钟信号和反相时钟信号来操作主锁存部和从锁存部。这里,触发器在时钟信号的上升沿被触发。因此,作为主从触发器进行操作的多位触发器可使在时钟信号传输所经过的时钟路径中发生的功耗最小化(或减少该功耗)。

    集成电路、设计包括该集成电路的布图的方法及计算系统

    公开(公告)号:CN115809632A

    公开(公告)日:2023-03-17

    申请号:CN202210919537.2

    申请日:2022-08-02

    Abstract: 提供了集成电路、设计包括该集成电路的布图的方法及计算系统。集成电路包括:第一单元,包括第一‑a和第二‑a输出引脚、连接第一‑a输出引脚和第二‑a输出引脚的第一布线线路、连接第一‑a输出引脚和第一布线线路的第一‑a过孔、连接第二‑a输出引脚和第一布线线路的第二‑a过孔;及第二单元,包括第一‑b和第二‑b输出引脚、连接第一‑b输出引脚和第二‑b输出引脚的第二布线线路、连接第一‑b输出引脚和第二布线线路的第一‑b过孔、连接第二‑b输出引脚和第二布线线路的第二‑b过孔。第一‑a过孔和第二‑a过孔及第一‑b过孔和第二‑b过孔各自在彼此不同的第一‑a位置、第二‑a位置、第一‑b位置和第二‑b位置处。

Patent Agency Ranking